patents.google.com

JP7416539B2 - Control circuit, display device, electronic equipment, projection display device, and control method - Google Patents

  • ️Wed Jan 17 2024

本開示の実施形態について以下の順序で説明する。なお、以下の実施形態の全図においては、同一または対応する部分には同一の符号を付す。
1 第1の実施形態(液晶表示装置の例)
2 第2の実施形態(液晶表示装置の例)
3 第3の実施形態(液晶表示装置の例)
4 第4の実施形態(液晶表示装置の例)
5 第5の実施形態(電子機器の例)
6 第6の実施形態(電子機器の例)
7 第7の実施形態(プロジェクタの例)
Embodiments of the present disclosure will be described in the following order. In addition, in all the figures of the following embodiment, the same code|symbol is attached to the same or corresponding part.
1 First embodiment (example of liquid crystal display device)
2 Second embodiment (example of liquid crystal display device)
3 Third embodiment (example of liquid crystal display device)
4 Fourth embodiment (example of liquid crystal display device)
5 Fifth embodiment (example of electronic equipment)
6 Sixth embodiment (example of electronic equipment)
7 Seventh embodiment (example of projector)

<1 第1の実施形態>
[概要]
(ディスクリネーションの発生原因)
まず、図1A、図1Bを参照して、静止画中にて、隣接する画素51間にディスクリネーション(リバースチルトドメインとも称される。)61が発生する原因について説明する。ここでは、VA(Vertically Aligned)駆動方式の液晶パネル50を例としてディスクリネーション61の発生原因について説明するが、VA(Vertically Aligned)駆動方式以外の液晶パネルでも同様の原因でディスクリネーション61は発生する。
<1 First embodiment>
[overview]
(Cause of disclination)
First, with reference to FIGS. 1A and 1B, the cause of disclination (also referred to as reverse tilt domain) 61 occurring between adjacent pixels 51 in a still image will be explained. Here, we will explain the cause of disclination 61 using the VA (Vertically Aligned) driving method liquid crystal panel 50 as an example, but disclination 61 can also occur due to the same cause in liquid crystal panels other than VA (Vertically Aligned) driving method. Occur.

隣接する画素51で異なる階調を表示すると、隣接する画素間に横電界が発生する。図1Aに示すように、液晶分子54がこの横電界の影響を受けて、プレチルトによる配向方向に傾く場合には、配向乱れは小さいため、ディスクリネーション61の発生は抑制される。一方、図1Bに示すように、液晶分子54がこの横電界の影響を受けて、プレチルトによる配向方向とは逆方向に傾く場合には、配向乱れが大きく、ディスクリネーション61が発生する。隣接画素で黒表示と白表示を行った場合、横電界が最大となるため、ディスクリネーション61が最大となる。VA駆動方式の液晶パネル50の場合、黒表示における対向基板53とTFT(Thin Film Transistor)基板52の電位差は、例えば0Vであり、白表示における対向基板53とTFT基板52の電位差は、例えば4Vである。 When adjacent pixels 51 display different gradations, a transverse electric field is generated between the adjacent pixels. As shown in FIG. 1A, when the liquid crystal molecules 54 are influenced by this transverse electric field and tilt in the orientation direction due to pretilt, the occurrence of disclination 61 is suppressed because the orientation disturbance is small. On the other hand, as shown in FIG. 1B, when the liquid crystal molecules 54 are influenced by this transverse electric field and tilt in a direction opposite to the orientation direction due to pretilt, the orientation disorder is large and disclination 61 occurs. When black display and white display are performed in adjacent pixels, the horizontal electric field becomes the maximum, so the disclination 61 becomes the maximum. In the case of the VA driving type liquid crystal panel 50, the potential difference between the counter substrate 53 and the TFT (Thin Film Transistor) substrate 52 during black display is, for example, 0V, and the potential difference between the counter substrate 53 and the TFT substrate 52 during white display is, for example, 4V. It is.

(残像および尾引の発生原因)
次に、図2に示すように、黒色のパターン71が、白表示された画面50A内を左方向に移動する場合を例として、動画像の残像および尾引き(以下「動画残像・尾引き」と表記する。)の発生原因について説明する。なお、本明細書において、特に断らない限り、「左方向」、「右方向」「上方向」、「下方向」とはそれぞれ、図中で左、右、上、下に向かう方向を意味する。また、以下の説明においても、特に断らないかぎり、パターン71の色は黒色であり、パターン71の背景は白色である。
(Cause of afterimage and trailing)
Next, as shown in FIG. 2, taking as an example a case where the black pattern 71 moves to the left within the white screen 50A, the afterimage and tailing of a moving image (hereinafter referred to as "moving image afterimage/tailing") will be explained. We will explain the cause of this. In this specification, unless otherwise specified, "left direction,""rightdirection,""upwarddirection," and "downward direction" mean directions toward the left, right, upward, and downward in the drawings, respectively. . Also, in the following description, unless otherwise specified, the color of the pattern 71 is black, and the background of the pattern 71 is white.

黒色のパターン71が左方向に移動すると、ディスクリネーション61の発生部分(黒表示と白表示の境界部分)62も左方向に移動する。この際、ディスクリネーション61が正常な配向状態に戻るまで時間が黒色のパターン71の移動速度により異なる。 When the black pattern 71 moves to the left, the portion 62 where the disclination 61 occurs (the boundary between black display and white display) 62 also moves to the left. At this time, the time it takes for the disclination 61 to return to its normal alignment state varies depending on the moving speed of the black pattern 71.

図3A~図3D、図4A~図4Dに示すように、ディスクリネーション61の発生部分62が1フィールド、1画素の移動速度で移動する動画では、ディスクリネーション61が正常な配向状態に戻るまでに最も時間がかかる。このため、ディスクリネーション61の発生部分62が1フィールド、1画素の移動速度で移動する動画では、動画残像・尾引きが発生する。すなわち、ディスクリネーション61の発生部分62は、静止画では黒領域が太くなっているように認識されるのに対して、動画では尾引きとして認識される。なお、図4A~図4D中、ラインL1は透過率を示し、ラインL2は等電位面を示す。 As shown in FIGS. 3A to 3D and 4A to 4D, in a video in which the portion 62 where the disclination 61 occurs moves at a moving speed of one field and one pixel, the disclination 61 returns to its normal orientation state. It takes the most time. Therefore, in a moving image in which the portion 62 where the disclination 61 occurs moves at a moving speed of one field and one pixel, moving image afterimage/tailing occurs. That is, the portion 62 where the disclination 61 occurs is recognized as a thick black area in a still image, but is recognized as a trailing part in a moving image. Note that in FIGS. 4A to 4D, line L1 indicates the transmittance, and line L2 indicates the equipotential surface.

上述した動画残像・尾引きは、液晶分子54の特定の配向方向とパターン71の特定の移動方向とが組み合わされた場合に発生する。 The above-mentioned moving image afterimage/tailing occurs when a specific alignment direction of the liquid crystal molecules 54 and a specific movement direction of the pattern 71 are combined.

図5Aに示すように、液晶分子54が右配向している液晶パネル50では、図5C、図5Dに示すように、パターン71が上方向または右方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72が発生する。一方、図5B、図5Eに示すように、パターン71が左方向または下方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72の発生は抑制される。 As shown in FIG. 5A, in the liquid crystal panel 50 in which the liquid crystal molecules 54 are aligned to the right, the pattern 71 moves upward or to the right at a moving speed of one field and one pixel, as shown in FIGS. 5C and 5D. In this case, moving image afterimage/tailing 72 occurs. On the other hand, as shown in FIGS. 5B and 5E, when the pattern 71 moves leftward or downward at a moving speed of one field and one pixel, the occurrence of the moving image afterimage/tailing 72 is suppressed.

図6Aに示すように、液晶分子54が左配向している液晶パネル50では、図6B、図6Cに示すように、パターン71が左方向または上方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72が発生する。一方、図6D、図6Eに示すように、パターン71が右方向または下方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72の発生は抑制される。 As shown in FIG. 6A, in the liquid crystal panel 50 in which the liquid crystal molecules 54 are aligned to the left, the pattern 71 moves leftward or upward at a moving speed of one field and one pixel, as shown in FIGS. 6B and 6C. In this case, moving image afterimage/tailing 72 occurs. On the other hand, as shown in FIGS. 6D and 6E, when the pattern 71 moves rightward or downward at a moving speed of one field and one pixel, the occurrence of the moving image afterimage/tailing 72 is suppressed.

図7Aに示すように、液晶分子54が左配向している液晶パネル50では、図7B、図7Eに示すように、パターン71が左方向または下方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72が発生する。一方、図7C、図7Dに示すように、パターン71が上方向または右方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72の発生は抑制される。 As shown in FIG. 7A, in the liquid crystal panel 50 in which the liquid crystal molecules 54 are aligned to the left, the pattern 71 moves leftward or downward at a moving speed of one field and one pixel, as shown in FIGS. 7B and 7E. In this case, moving image afterimage/tailing 72 occurs. On the other hand, as shown in FIGS. 7C and 7D, when the pattern 71 moves upward or to the right at a moving speed of one field and one pixel, the occurrence of the moving image afterimage/tailing 72 is suppressed.

図8Aに示すように、液晶分子54が右配向している液晶パネル50では、図8D、図8Eに示すように、パターン71が右方向または下方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72が発生する。一方、図8B、図8Cに示すように、パターン71が左方向または上方向に1フィールド、1画素の移動速度で移動した場合、動画残像・尾引き72の発生は抑制される。 As shown in FIG. 8A, in the liquid crystal panel 50 in which the liquid crystal molecules 54 are aligned to the right, the pattern 71 moves rightward or downward at a moving speed of one field and one pixel, as shown in FIGS. 8D and 8E. In this case, moving image afterimage/tailing 72 occurs. On the other hand, as shown in FIGS. 8B and 8C, when the pattern 71 moves leftward or upward at a moving speed of one field and one pixel, the occurrence of the moving image afterimage/tailing 72 is suppressed.

動画残像・尾引き72の発生は、パターン71の移動速度に依存する。上述の動画残像・尾引き72の発生原因の説明のように、パターン71が1フィールド、1画素の移動速度で移動する場合に動画残像・尾引き72が発生する。これに対して、図9A、図9Bに示すように、パターン71の移動速度が1フィールド、1画素よりも速い場合(例えば1フィールド、2画素以上である場合)、動画残像・尾引き72の発生は大きく緩和される。これは、現フィールドでディスクリネーション61が発生した部分が、次フィールドで移動したパターン71からのディスクリネーション61の影響をうけず、つまり局所的に同一階調のラスタ表示でリセットされるためである。しかしながら、パターン移動速度は、表示される動画に依るので、1フィールド、1画素を前提として、動画残像・尾引き72に関する改善策を考えることが望まれる。 The occurrence of the moving image afterimage/tailing 72 depends on the moving speed of the pattern 71. As explained above regarding the cause of the occurrence of the moving image afterimage/tailing 72, the moving image afterimage/tailing 72 occurs when the pattern 71 moves at a moving speed of one field and one pixel. On the other hand, as shown in FIGS. 9A and 9B, when the moving speed of the pattern 71 is faster than one field and one pixel (for example, one field and two pixels or more), the moving image afterimage/tailing 72 The outbreak will be greatly reduced. This is because the portion where the disclination 61 has occurred in the current field is not affected by the disclination 61 from the pattern 71 moved in the next field, that is, it is reset with a raster display of the same gradation locally. It is. However, since the pattern movement speed depends on the displayed moving image, it is desirable to consider measures to improve the moving image afterimage/tailing 72 on the premise of one field and one pixel.

動画残像・尾引き72は、同一階調のラスタを表示し、横電界をなくすことで、リセットすることができる。例えば、図10Aに示すように、横ライン51LAを一旦黒表示のみ(すなわち、同一階調のみ)にすると、左右に隣接する画素51間の横電界をリセットすることができる。また、図10Bに示すように、縦ライン51LBを黒表示のみ(同一階調のみ)にすると、上下に隣接する画素51間の横電界をリセットすることができる。縦横ともに画面全体で横電界をリセットするには、図11に示すように、黒ラスタ(同一階調のラスタ)を画面全体に表示すればよい。 The moving image afterimage/tailing 72 can be reset by displaying rasters of the same gradation and eliminating the transverse electric field. For example, as shown in FIG. 10A, once the horizontal line 51LA is displayed only in black (that is, only in the same gradation), the horizontal electric field between the left and right adjacent pixels 51 can be reset. Further, as shown in FIG. 10B, when the vertical line 51LB is displayed only in black (only in the same gradation), the horizontal electric field between the vertically adjacent pixels 51 can be reset. In order to reset the horizontal electric field over the entire screen both vertically and horizontally, a black raster (a raster with the same gradation) may be displayed over the entire screen, as shown in FIG.

しかしながら、上述のように黒ラスタを画面全体に表示すると、画面の輝度が低下する。そこで、本発明者らは、画面の輝度低下を抑制しつつ、動画残像・尾引き72を抑制することができる液晶表示装置について検討した。その結果、同一階調のラインを画面内に転送する液晶表示装置を見出すに至った。第1の実施形態では、このような液晶表示装置について説明する。 However, when the black raster is displayed on the entire screen as described above, the brightness of the screen decreases. Therefore, the present inventors studied a liquid crystal display device that can suppress the moving image afterimage/tailing 72 while suppressing the reduction in screen brightness. As a result, we have discovered a liquid crystal display device that transfers lines of the same gradation within the screen. In the first embodiment, such a liquid crystal display device will be described.

[液晶表示装置の構成]
まず、図12を参照して、本開示の第1の実施形態に係る液晶表示装置(以下単に「表示装置」という。)10の構成の一例について説明する。表示装置10は、3板式のプロジェクタ(投射型表示装置)のライトバルブとして適用可能なものである。表示装置10は、コントローラ11と、液晶パネル20と、駆動部30とを備える。液晶パネル20は、透過型となっていてもよいし、反射型となっていてもよい。なお、液晶パネル20が透過型となっている場合には、表示装置10は、必要に応じて、液晶パネル20の背後に、図示しない光源を備えていてもよい。なお、コントローラ11は、本開示の「制御回路」の一具体例に相当する。
[Configuration of liquid crystal display device]
First, with reference to FIG. 12, an example of the configuration of a liquid crystal display device (hereinafter simply referred to as "display device") 10 according to the first embodiment of the present disclosure will be described. The display device 10 is applicable as a light valve of a three-panel projector (projection type display device). The display device 10 includes a controller 11, a liquid crystal panel 20, and a drive section 30. The liquid crystal panel 20 may be of a transmissive type or a reflective type. Note that when the liquid crystal panel 20 is of a transmissive type, the display device 10 may be provided with a light source (not shown) behind the liquid crystal panel 20, if necessary. Note that the controller 11 corresponds to a specific example of the "control circuit" of the present disclosure.

(液晶パネル)
液晶パネル20は、例えば、ノーマリーブラックの透過率特性または反射率特性となっている。ここで、ノーマリーブラックとは、電圧がかかっていない時に透過率または反射率が最小となり、黒表示になる光学特性を指している。なお、液晶パネル20は、例えば、ノーマリーホワイトの透過率特性または反射率特性となっていてもよい。ここで、ノーマリーホワイトとは、電圧がかかっていない時に透過率または反射率が最大となり、白表示になる光学特性を指している。液晶パネル20は、電圧印加により光の偏光状態を電気的に変えることで画像光を生成するものである。
(LCD panel)
The liquid crystal panel 20 has, for example, normally black transmittance characteristics or reflectance characteristics. Here, the term "normally black" refers to an optical property in which the transmittance or reflectance is at a minimum when no voltage is applied, resulting in a black display. Note that the liquid crystal panel 20 may have normally white transmittance characteristics or reflectance characteristics, for example. Here, normally white refers to an optical property in which the transmittance or reflectance is maximum when no voltage is applied, resulting in a white display. The liquid crystal panel 20 generates image light by electrically changing the polarization state of light by applying a voltage.

図13は、液晶パネル20の等価回路の一例を示す図である。液晶パネル20は、行方向に延在された複数の主走査線(第1の走査線)21と、行方向に延在された複数の副走査線(第2の走査線)22と、行方向に延在された複数の保持容量線24と、列方向に延在された複数の信号線23と、主走査線21と信号線23とが互いに交差する箇所ごとに1つずつ設けられた複数の画素25とを有している。主走査線21と副走査線22は同数設けられている。 FIG. 13 is a diagram showing an example of an equivalent circuit of the liquid crystal panel 20. The liquid crystal panel 20 includes a plurality of main scanning lines (first scanning lines) 21 extending in the row direction, a plurality of sub-scanning lines (second scanning lines) 22 extending in the row direction, and a plurality of sub-scanning lines (second scanning lines) 22 extending in the row direction. A plurality of storage capacitor lines 24 extending in the direction, a plurality of signal lines 23 extending in the column direction, and one line are provided at each location where the main scanning line 21 and the signal line 23 intersect with each other. It has a plurality of pixels 25. The same number of main scanning lines 21 and sub-scanning lines 22 are provided.

各画素25は、液晶セル26と、主走査線21から入力される信号に基づいて信号線23の電圧を液晶セル26に書き込む主トランジスタ(第1のトランジスタ)27と、副走査線22から入力される信号に基づいて、保持容量線24の電圧を液晶セル26に書き込む福トランジスタ(第2のトランジスタ)28と、液晶セル26に並列接続された容量素子29とを有している。 Each pixel 25 includes a liquid crystal cell 26 , a main transistor (first transistor) 27 that writes the voltage of a signal line 23 into the liquid crystal cell 26 based on a signal input from the main scanning line 21 , and an input signal from the sub-scanning line 22 . The liquid crystal cell 26 includes a transfer transistor (second transistor) 28 that writes the voltage of the storage capacitor line 24 into the liquid crystal cell 26 based on a signal sent to the liquid crystal cell 26, and a capacitor 29 connected in parallel to the liquid crystal cell 26.

図13において、Mgate(n)、Sgate(n)、Sig(m)はそれぞれ、主垂直駆動回路31の出力(すなわち主走査線21の電圧)、副垂直駆動回路32の出力(すなわち副走査線22の電圧)、水平駆動回路33の出力(すなわち水平駆動回路33の電圧)を表す。また、pix(n、m)は、上からn番目の主走査線21と、左からm番目の信号線23との交点における画素25を表す。なお、以下の説明においても、これらの符号はそれぞれ、上記と同様のものを表す。 In FIG. 13, Mgate(n), Sgate(n), and Sig(m) are the output of the main vertical drive circuit 31 (i.e., the voltage of the main scanning line 21) and the output of the sub-vertical drive circuit 32 (i.e., the voltage of the sub-scanning line 21), respectively. 22) represents the output of the horizontal drive circuit 33 (that is, the voltage of the horizontal drive circuit 33). Further, pix(n, m) represents the pixel 25 at the intersection of the n-th main scanning line 21 from the top and the m-th signal line 23 from the left. In addition, also in the following description, each of these symbols represents the same thing as above.

図14は、液晶パネル20の構成の一例を示す概略図である。液晶パネル20は、例えば、液晶分子26Dを含む液晶層26Aと、液晶層26Aを挟み込む複数の画素電極26Bおよび対向電極26Cとを備える。液晶パネル20は、例えば、偏光板をさらに備えるようにしてもよい。液晶パネル20の駆動方式は、例えば、VA(Vertical Alignment)モード、TN(Twisted Nematic)モード、IPS(In Plane Switching)モード、FFS(Fringe Field Switching)モード、STN(Super Twisted Nematic)モード、または、ECB(Electrically Controlled Birefringence)モードである。なお、図14では、液晶パネル20の駆動方式が、VA(Vertical Alignment)モードである例が示されている。 FIG. 14 is a schematic diagram showing an example of the configuration of the liquid crystal panel 20. The liquid crystal panel 20 includes, for example, a liquid crystal layer 26A containing liquid crystal molecules 26D, and a plurality of pixel electrodes 26B and a counter electrode 26C that sandwich the liquid crystal layer 26A. For example, the liquid crystal panel 20 may further include a polarizing plate. The driving method of the liquid crystal panel 20 is, for example, VA (Vertical Alignment) mode, TN (Twisted Nematic) mode, IPS (In Plane Switching) mode, FFS (Fringe Field Switching) mode, STN (Super Twisted Nematic) mode, or, This is ECB (Electrically Controlled Birefringence) mode. Note that FIG. 14 shows an example in which the driving method of the liquid crystal panel 20 is VA (Vertical Alignment) mode.

主トランジスタ27および副トランジスタ28は、例えば、薄膜トランジスタ(TFT:Thin Film Transistor)によって構成されている。主トランジスタ27のゲート電極は主走査線21に接続され、ソース電極(またはドレイン電極)は信号線23に接続され、ドレイン電極(またはソース電極)は液晶セル26の画素電極26Bに接続されている。副トランジスタ28のゲート電極は副走査線22に接続され、ソース電極(またはドレイン電極)は液晶セル26の画素電極26Bに接続され、ドレイン電極(またはソース電極)は、保持容量線24に接続されている。なお、保持容量線24は、コントローラ11が有する対向電圧生成回路(以下「VCOM回路」という。)(図示せず)に接続されていてもよい。 The main transistor 27 and the sub-transistor 28 are configured by, for example, a thin film transistor (TFT). The gate electrode of the main transistor 27 is connected to the main scanning line 21, the source electrode (or drain electrode) is connected to the signal line 23, and the drain electrode (or source electrode) is connected to the pixel electrode 26B of the liquid crystal cell 26. . The gate electrode of the sub-transistor 28 is connected to the sub-scanning line 22, the source electrode (or drain electrode) is connected to the pixel electrode 26B of the liquid crystal cell 26, and the drain electrode (or source electrode) is connected to the storage capacitor line 24. ing. Note that the holding capacitor line 24 may be connected to a counter voltage generation circuit (hereinafter referred to as "VCOM circuit") (not shown) included in the controller 11.

容量素子29の第1の電極は液晶セル26の画素電極26Bに接続され、第2の電極は保持容量線24に接続されている。保持容量線24は、コントローラ11が有する保持容量電圧生成回路(以下「VCS回路」という。)(図示せず)に接続されている。VCS回路は、所定の保持容量電圧Vcsを生成して、液晶セル26の画素電極26Bおよび容量素子29の第2の電極に電圧を印加する。なお、VCS回路がコントローラ11の外部に設けられていてもよい。液晶セル26の対向電極26Cが、コントローラ11が有するVCOM回路に接続されている。VCOM回路は、所定のコモン電圧Vcomを生成して、液晶セル26の対向電極26Cに印加する。なお、VCOM回路がコントローラ11の外部に設けられていてもよい。 A first electrode of the capacitive element 29 is connected to the pixel electrode 26B of the liquid crystal cell 26, and a second electrode is connected to the storage capacitor line 24. The holding capacitor line 24 is connected to a holding capacitor voltage generation circuit (hereinafter referred to as "VCS circuit") (not shown) included in the controller 11. The VCS circuit generates a predetermined holding capacitance voltage Vcs and applies the voltage to the pixel electrode 26B of the liquid crystal cell 26 and the second electrode of the capacitive element 29. Note that the VCS circuit may be provided outside the controller 11. A counter electrode 26C of the liquid crystal cell 26 is connected to a VCOM circuit included in the controller 11. The VCOM circuit generates a predetermined common voltage Vcom and applies it to the counter electrode 26C of the liquid crystal cell 26. Note that the VCOM circuit may be provided outside the controller 11.

画素電極26Bに印加される電圧(対向電極26Cと画素電極26Bとの間の電位差)は、映像信号の階調に応じて変更される。これにより、液晶分子26Dの配向方向を制御し、該液晶分子26Dを含む画素25から出射する光量(つまりは表示階調)を制御することができる。液晶パネル20の複数の画素25のそれぞれで液晶分子26Dの配向方向を制御することで、映像を表示することができる。 The voltage applied to the pixel electrode 26B (the potential difference between the counter electrode 26C and the pixel electrode 26B) is changed according to the gradation of the video signal. Thereby, the orientation direction of the liquid crystal molecules 26D can be controlled, and the amount of light (that is, display gradation) emitted from the pixel 25 including the liquid crystal molecules 26D can be controlled. By controlling the orientation direction of the liquid crystal molecules 26D in each of the plurality of pixels 25 of the liquid crystal panel 20, an image can be displayed.

ここで、液晶分子26Dの配向方向は、図14中に示した球面座標系の極角θと方位角Φとで定義される。極角θは、対向電極(共通電極)26Cと画素電極26Bの間の電位差(絶対値)に応じて変化させることができる。いわゆるノーマリーブラックモードの液晶素子においては、上記電位差が増加すると極角θが大きくなり、表示階調が高くなる。一方、方位角Φは、対向電極26Cと画素電極26Bの表面に形成された配向膜による弱い配向規制力によって特定の角度(プレチルト方位角)となる。 Here, the alignment direction of the liquid crystal molecules 26D is defined by the polar angle θ and the azimuth angle Φ of the spherical coordinate system shown in FIG. The polar angle θ can be changed depending on the potential difference (absolute value) between the counter electrode (common electrode) 26C and the pixel electrode 26B. In a so-called normally black mode liquid crystal element, as the potential difference increases, the polar angle θ increases and the display gradation becomes higher. On the other hand, the azimuth angle Φ becomes a specific angle (pretilt azimuth angle) due to a weak alignment regulating force by the alignment film formed on the surfaces of the counter electrode 26C and the pixel electrode 26B.

本明細書では、液晶パネル20の表示面における水平方向をx軸方向、液晶パネル20の水平方向をy軸、液晶パネル20の表示面(すなわちxy平面)に対して垂直な方向をz軸方向という。極角θは、z軸を基準とした角度であり、方位角Φは、x軸方向を基準とした角度である。 In this specification, the horizontal direction on the display surface of the liquid crystal panel 20 is referred to as the x-axis direction, the horizontal direction of the liquid crystal panel 20 is referred to as the y-axis, and the direction perpendicular to the display surface of the liquid crystal panel 20 (i.e., the xy plane) is referred to as the z-axis direction. That's what it means. The polar angle θ is an angle with respect to the z-axis, and the azimuth angle Φ is an angle with respect to the x-axis direction.

また、本明細書では、図14に示すように、方位角Φが0°、180°の方向をそれぞれ、第1の水平方向HD1、第2の水平方向HD2といい、方位角Φが90°、270°の方向を第1の垂直方向VD1、第2の垂直方向VD2という場合がある。 In addition, in this specification, as shown in FIG. 14, the directions in which the azimuth angle Φ is 0° and 180° are respectively referred to as a first horizontal direction HD1 and the second horizontal direction HD2, and the directions in which the azimuth angle Φ is 90°. , 270° may be referred to as a first vertical direction VD1 and a second vertical direction VD2.

(駆動部)
駆動部30は、コントローラ11の制御に基づき、液晶パネル20を駆動する。より具体的には、駆動部30は、各画素25をアクティブマトリクス駆動することにより、外部から入力された映像信号に基づく画像光を液晶パネル20に生成させる。駆動部30は、複数の主走査線21に接続された主垂直駆動回路(第1の垂直駆動回路)31と、複数の副走査線に接続された副走査線駆動回路(第2の垂直駆動回路)32と、複数の信号線に接続された水平駆動回路33とを有している。
(Drive part)
The drive unit 30 drives the liquid crystal panel 20 under the control of the controller 11. More specifically, the driving unit 30 causes the liquid crystal panel 20 to generate image light based on an externally input video signal by driving each pixel 25 in an active matrix manner. The drive unit 30 includes a main vertical drive circuit (first vertical drive circuit) 31 connected to the plurality of main scanning lines 21, and a sub-scanning line drive circuit (second vertical drive circuit) connected to the plurality of sub-scanning lines 21. circuit) 32, and a horizontal drive circuit 33 connected to a plurality of signal lines.

主垂直駆動回路31は、コントローラ11から供給される制御信号に基づいて作動し、各画素25を線順次に走査する駆動パルスMgate(n)を、各主走査線21を介して液晶パネル20にパラレル出力する。副垂直駆動回路32は、コントローラ11から供給される制御信号に基づいて作動し、各画素25を線順次に走査する駆動パルスSgate(n)を、各副走査線22を介して液晶セル26にパラレル出力する。水平駆動回路33は、コントローラ11から供給される制御信号に基づいて作動し、信号電圧Sig(m)を1ライン分ずつ、各信号線23を介して液晶セル26にパラレル出力する。信号電圧Sig(m)は、外部から入力された映像信号の階調に応じた波高値もしくはパルス幅を有している。 The main vertical drive circuit 31 operates based on a control signal supplied from the controller 11 and supplies a drive pulse Mgate(n) for scanning each pixel 25 line-sequentially to the liquid crystal panel 20 via each main scanning line 21. Output in parallel. The sub-vertical drive circuit 32 operates based on a control signal supplied from the controller 11 and sends a drive pulse Sgate(n) for scanning each pixel 25 line-sequentially to the liquid crystal cell 26 via each sub-scanning line 22. Output in parallel. The horizontal drive circuit 33 operates based on a control signal supplied from the controller 11, and outputs the signal voltage Sig(m) for each line in parallel to the liquid crystal cell 26 via each signal line 23. The signal voltage Sig(m) has a peak value or a pulse width depending on the gradation of the video signal input from the outside.

(コントローラ)
コントローラ11は、駆動部30を介して液晶パネル20を制御する。コントローラ11は、例えば、IC(Integrated Circuit)等で構成されている。コントローラ11は、駆動部30に対して、フィールド反転駆動方式による、各画素25のアクティブマトリクス駆動制御を行う。フィールド反転駆動とは、1フィールド(1F)期間ごとに液晶セル26のコモン電圧Vcomに対して極性を反転させた信号電圧Sig(m)を液晶セル26に印加する駆動を指している。
(controller)
The controller 11 controls the liquid crystal panel 20 via the drive section 30. The controller 11 is composed of, for example, an IC (Integrated Circuit). The controller 11 controls the drive unit 30 to drive each pixel 25 in an active matrix manner using a field inversion drive method. Field inversion driving refers to driving in which a signal voltage Sig(m) whose polarity is inverted with respect to the common voltage Vcom of the liquid crystal cell 26 is applied to the liquid crystal cell 26 every one field (1F) period.

コントローラ11は、黒色のライン(以下単に「黒ライン」という。)20Lが表示画面内で一方向に転送されるように、液晶パネル20の駆動を制御する。コントローラ11は、図15Aに示すように、水平方向に延設された黒ライン20Lを表示画面内で垂直方向(第1の垂直方向VD1または第2の垂直方向VD2)に転送するようにしてもよいし、図15Bに示すように、垂直方向に延設された黒ライン20Lを表示画面内で水平方向(第1の水平方向HD1または第2の水平方向HD2)に転送するようにしてもよい。黒ライン20Lは、本開示の「同一階調のライン」の一具体例に相当する。黒ライン20Lの幅Wは、1画素以上10画素以下、好ましくは2画素以上10画素以下である。 The controller 11 controls the driving of the liquid crystal panel 20 so that a black line (hereinafter simply referred to as "black line") 20L is transferred in one direction within the display screen. As shown in FIG. 15A, the controller 11 may also transfer the horizontally extending black line 20L in the vertical direction (first vertical direction VD1 or second vertical direction VD2) within the display screen. Alternatively, as shown in FIG. 15B, the vertically extending black line 20L may be transferred horizontally within the display screen (first horizontal direction HD1 or second horizontal direction HD2). . The black line 20L corresponds to a specific example of a "line of the same gradation" in the present disclosure. The width W of the black line 20L is 1 pixel or more and 10 pixels or less, preferably 2 pixels or more and 10 pixels or less.

黒ライン20Lの幅Wが1画素以上であれば、動画残像・尾引きの発生を抑制することができる。具体的には、1画素の黒ライン20Lを表示画面の垂直方向に転送した場合には、1フィールドに1画素の移動速度で画面内を水平方向に物体が移動したときにおける、1フィールド前後のディスクリネーション部分間の影響を抑制することができる。したがって、水平方向における動画残像・尾引きの発生を抑制することができる。一方、1画素の黒ライン20Lを表示画面の水平方向に転送した場合には、1フィールドに1画素の移動速度で画面内を垂直方向に物体が移動したときにおける、1フィールド前後のディスクリネーション部分間の影響を抑制することができる。したがって、垂直方向における動画残像・尾引きの発生を抑制することができる。 If the width W of the black line 20L is one pixel or more, it is possible to suppress the occurrence of moving image afterimages and trailing. Specifically, when a 1-pixel black line 20L is transferred in the vertical direction of the display screen, when an object moves horizontally within the screen at a moving speed of 1 pixel per field, the data before and after 1 field The influence between disclination parts can be suppressed. Therefore, the occurrence of moving image afterimages and trailing in the horizontal direction can be suppressed. On the other hand, when a one-pixel black line 20L is transferred horizontally on the display screen, the disclination before and after one field when an object moves vertically within the screen at a moving speed of one pixel per field. Effects between parts can be suppressed. Therefore, the occurrence of moving image afterimages and trailing in the vertical direction can be suppressed.

2画素以上の黒ライン20Lを表示画面の垂直方向に転送した場合には、1フィールドに1画素の移動速度で画面内を水平方向または垂直方向に物体が移動したときにおける、1フィールド前後のディスクリネーション部分間の影響を抑制することができる。したがって、水平方向および垂直方向における動画残像・尾引きの発生を抑制することができる。一方、2画素以上の黒ライン20Lを表示画面の垂直方向に転送した場合にも、2画素以上の黒ライン20Lを表示画面の垂直方向に転送した場合と同様に、水平方向および垂直方向における動画残像・尾引きの発生を抑制することができる。 When a black line 20L of 2 or more pixels is transferred in the vertical direction of the display screen, the disk before and after one field when an object moves horizontally or vertically within the screen at a moving speed of one pixel per field. The influence between the lination parts can be suppressed. Therefore, the occurrence of moving image afterimages and trailing in the horizontal and vertical directions can be suppressed. On the other hand, even when the black line 20L of 2 pixels or more is transferred in the vertical direction of the display screen, the same way as when the black line 20L of 2 pixels or more is transferred in the vertical direction of the display screen, the moving image The occurrence of afterimages and trailing can be suppressed.

黒ライン20Lの幅Wが10画素以下であれば、コントラスの低下を効果的に抑制することができる。 If the width W of the black line 20L is 10 pixels or less, a decrease in contrast can be effectively suppressed.

黒ライン20Lは、表示画面内に規定の周期で繰り返し転送される。黒ライン20Lの1回の移動距離は、1画素であり、ラインの移動は、規定期間毎に行われる。すなわち、黒ライン20Lの転送速度は、垂直方向または水平方向に規定期間に1画素であり、黒ライン20Lの転送は、垂直方向または水平方向に連続的に行われる。ここで、規定期間は、例えば1フィールドまたはn水平期間(nは、1以上の整数である。)である。 The black line 20L is repeatedly transferred within the display screen at regular intervals. The distance of one movement of the black line 20L is one pixel, and the movement of the line is performed every prescribed period. That is, the transfer rate of the black line 20L is one pixel per prescribed period in the vertical or horizontal direction, and the transfer of the black line 20L is performed continuously in the vertical or horizontal direction. Here, the prescribed period is, for example, one field or n horizontal periods (n is an integer of 1 or more).

黒ライン20Lの1回の移動距離が1画素である場合、黒ライン20Lの転送方向によっては、黒ライン20Lの転送に起因する動画残像・尾引きが発生する。ここで、図16に示すように、液晶分子26Dが配向されている場合(液晶分子26Dの方位角Φが0°<Φ<90°の範囲内である場合)について、黒ライン20Lの転送方向と、黒ライン20Lの転送に起因する動画残像・尾引きの発生との関係について説明する。黒ライン20Lの転送方向が、図17Aに示すように、第1の垂直方向VD1である場合には、動画残像・尾引き20Mが発生する。これに対して、黒ライン20Lの転送方向が、図17Bに示すように、第2の垂直方向VD2である場合には、動画残像・尾引き20Mの発生は抑制される。また、黒ライン20Lの転送方向が、図18Aに示すように、第1の垂直方向VD1である場合には、動画残像・尾引き20Mが発生する。これに対して、黒ライン20Lの転送方向が、図18Bに示すように、第2の水平方向HD2である場合には、動画残像・尾引き20Mの発生は抑制される。 When the distance of one movement of the black line 20L is one pixel, moving image afterimages and trailing occur due to the transfer of the black line 20L, depending on the transfer direction of the black line 20L. Here, as shown in FIG. 16, when the liquid crystal molecules 26D are oriented (when the azimuth angle Φ of the liquid crystal molecules 26D is within the range of 0°<Φ<90°), the transfer direction of the black line 20L is The relationship between this and the occurrence of moving image afterimages and trailing caused by the transfer of the black line 20L will be explained. When the transfer direction of the black line 20L is the first vertical direction VD1 as shown in FIG. 17A, a moving image afterimage/tailing 20M occurs. On the other hand, when the transfer direction of the black line 20L is the second vertical direction VD2 as shown in FIG. 17B, the occurrence of the moving image afterimage/tailing 20M is suppressed. Further, when the transfer direction of the black line 20L is the first vertical direction VD1 as shown in FIG. 18A, a moving image afterimage/tailing 20M occurs. On the other hand, when the transfer direction of the black line 20L is the second horizontal direction HD2 as shown in FIG. 18B, the occurrence of the moving image afterimage/tailing 20M is suppressed.

黒ライン20Lの転送に起因する動画残像・尾引きの発生を抑制するためには、下記の関係(1)~(4)のように、液晶分子の方位角Φに応じて黒ライン20Lの転送方向を設定することが好ましい。
(1)方位角Φが0°<Φ<90°の範囲内である場合には、黒ライン20Lの転送方向は第2の垂直方向VD2または第2の水平方向HD2であることが好ましい(図17B、図18B、図5B、図5E参照)。
(2)方位角Φが90°<Φ<180°の範囲内である場合には、黒ライン20Lの転送方向は第2の垂直方向VD2または第1の水平方向HD1であることが好ましい(図6D、図6E参照)。
(3)方位角Φが180°<Φ<270°の範囲内である場合には、黒ライン20Lの転送方向は第1の垂直方向VD1または第1の水平方向HD1であることが好ましい(図7C、図7D参照)。
(4)方位角Φが270°<Φ<360°の範囲内である場合には、黒ライン20Lの転送方向は第1の垂直方向VD1または第2の水平方向HD2であることが好ましい(図8B、図8C参照)。
In order to suppress the occurrence of video afterimages and trailing caused by the transfer of the black line 20L, the transfer of the black line 20L should be performed according to the azimuth angle Φ of the liquid crystal molecules, as shown in the following relationships (1) to (4). Preferably, the direction is set.
(1) When the azimuth angle Φ is within the range of 0°<Φ<90°, the transfer direction of the black line 20L is preferably the second vertical direction VD2 or the second horizontal direction HD2 (Fig. 17B, FIG. 18B, FIG. 5B, and FIG. 5E).
(2) When the azimuth angle Φ is within the range of 90°<Φ<180°, the transfer direction of the black line 20L is preferably the second vertical direction VD2 or the first horizontal direction HD1 (Fig. 6D, see Figure 6E).
(3) When the azimuth angle Φ is within the range of 180°<Φ<270°, the transfer direction of the black line 20L is preferably the first vertical direction VD1 or the first horizontal direction HD1 (Fig. 7C, see Figure 7D).
(4) When the azimuth angle Φ is within the range of 270°<Φ<360°, the transfer direction of the black line 20L is preferably the first vertical direction VD1 or the second horizontal direction HD2 (Fig. 8B, see Figure 8C).

黒ライン20Lの転送頻度は、液晶パネル20の焼け付きの抑制や輝度低下の抑制等を考慮して設定されることが好ましい。例えば、図19Aに示すように、各フィールド(1F)に黒ライン20Lが挿入されるようにしてもよい。また、図19Bに示すように、連続する2以上のフィールドにより1つのブロックが構成されるとした場合、各ブロックの先頭のフィールドに黒ライン20Lが挿入されるようにしてもよい。この場合、液晶パネル20の焼け付きを抑制するためには、黒ライン20Lは、正のフィールドおよび負のフィールドに交互に挿入されることが好ましい。さらに、図19Cに示すように、連続する3以上のフィールド(1F)により1つのブロックが構成されているとした場合、各ブロックの先頭およびその次のフィールドに黒ライン20Lが挿入されるようにしてもよい。 The transfer frequency of the black line 20L is preferably set in consideration of suppressing burn-in on the liquid crystal panel 20, suppressing reduction in brightness, and the like. For example, as shown in FIG. 19A, a black line 20L may be inserted in each field (1F). Further, as shown in FIG. 19B, when one block is composed of two or more consecutive fields, a black line 20L may be inserted in the first field of each block. In this case, in order to suppress burn-in on the liquid crystal panel 20, it is preferable that the black lines 20L are inserted alternately in the positive field and the negative field. Furthermore, as shown in FIG. 19C, if one block is composed of three or more consecutive fields (1F), a black line 20L is inserted at the beginning of each block and the next field. You can.

なお、本明細書において、“正のフィールド”とは、液晶セル26のコモン電圧Vcomに対して正の極性を有する信号電圧Sig(m)を液晶セル26に印加するフィールドを示し、“負のフィールド”とは、液晶セル26のコモン電圧Vcomに対して負の極性を有する信号電圧Sig(m)を液晶セル26に印加するフィールドを意味する。図19A~図19中において、各フィールドに付された符号“+”、“-”は、各フィールドにて液晶セル26に印加される信号電圧Sig(m)の極性を示している。 Note that in this specification, a "positive field" refers to a field in which a signal voltage Sig(m) having a positive polarity with respect to the common voltage Vcom of the liquid crystal cell 26 is applied to the liquid crystal cell 26; "field" means a field in which a signal voltage Sig(m) having a negative polarity with respect to the common voltage Vcom of the liquid crystal cell 26 is applied to the liquid crystal cell 26. In FIGS. 19A to 19, the symbols "+" and "-" attached to each field indicate the polarity of the signal voltage Sig(m) applied to the liquid crystal cell 26 in each field.

[表示装置の動作]
(1画素の幅を有するラインを垂直方向に転送する例)
次に、図20を参照して、1画素の幅を有する黒のラインを垂直方向に転送するときの表示装置10の動作の例について説明する。なお、図20において、符号“BLK”は、液晶セル26を黒表示する際に印加される信号電圧(すなわち保持容量電圧Vcs)を示している。以下の説明においても符号“BLK”は、同様の信号電圧を示す。
[Operation of display device]
(Example of vertically transferring a line with a width of 1 pixel)
Next, with reference to FIG. 20, an example of the operation of the display device 10 when vertically transferring a black line having a width of one pixel will be described. Note that in FIG. 20, the symbol "BLK" indicates a signal voltage (ie, holding capacitor voltage Vcs) applied when displaying black on the liquid crystal cell 26. Also in the following description, the symbol "BLK" indicates a similar signal voltage.

副垂直駆動回路32は、上からn番目の副走査線22の電圧Sgate(n)を1水平期間(1H)、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の副トランジスタ28がオンになり、画素(n,1)、(n,2)、(n,3)、・・・に保持容量線24の保持容量電圧Vcsが印加される。これにより、画素(n,1)、(n,2)、(n,3)、・・・は黒表示となる。 The sub-vertical drive circuit 32 sets the voltage Sgate(n) of the n-th sub-scanning line 22 from the top to the High level for one horizontal period (1H). As a result, the sub-transistors 28 of the pixels (n, 1), (n, 2), (n, 3), ... are turned on, and the sub-transistors 28 of the pixels (n, 1), (n, 2), (n, 3) The holding capacitor voltage Vcs of the holding capacitor line 24 is applied to . As a result, pixels (n, 1), (n, 2), (n, 3), . . . display black.

主垂直駆動回路31は、上からn番目の副走査線22の電圧Sgate(n)がLowレベルになるタイミングで、上からn番目の主走査線21の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の主トランジスタ27が1水平期間、オンになり、画素(n,1)、(n,2)、(n,3)、・・・にそれぞれ各信号線23の電圧Sig(1)、Sig(2)、Sig(3)・・・が印加され、画素(n,1)、(n,2)、(n,3)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、(n,3)、・・・が黒表示となる期間は、1水平期間である。本明細書において、“所定の階調表示”とは、動画残像・尾引きの発生を抑制するための黒表示を除く、階調表示のことを示す。すなわち、外部から表示装置10に供給される映像信号に基づく階調表示のことを示す。 The main vertical drive circuit 31 controls the voltage Mgate(n) of the n-th main scanning line 21 from the top for one horizontal period at the timing when the voltage Sgate(n) of the n-th sub-scanning line 22 from the top becomes Low level. Set it to High level. As a result, the main transistors 27 of pixels (n, 1), (n, 2), (n, 3), ... are turned on for one horizontal period, and pixels (n, 1), (n, 2) , (n, 3), . . . , the voltages Sig(1), Sig(2), Sig(3) . ), (n, 3), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), (n, 3), . . . display black is one horizontal period. In this specification, "predetermined gradation display" refers to gradation display excluding black display for suppressing the occurrence of moving image afterimages and trailing. That is, it refers to gradation display based on a video signal supplied to the display device 10 from the outside.

副垂直駆動回路32は、上からn番目の副走査線22の電圧Sgate(n)をLowレベルにするタイミングで、上からn+1番目の副走査線22の電圧Sgate(n+1)を1水平期間、Highレベルにする。また、主垂直駆動回路31は、副走査線22の電圧Sgate(n+1)がLowレベルになるタイミングで、上からn+1番目の主走査線21の電圧Mgate(n+1)を1水平期間、Highレベルにする。 The sub-vertical drive circuit 32 changes the voltage Sgate (n+1) of the n+1-th sub-scanning line 22 from the top for one horizontal period at the timing of setting the voltage Sgate(n) of the n-th sub-scanning line 22 from the top to Low level. Set it to High level. Further, the main vertical drive circuit 31 sets the voltage Mgate (n+1) of the n+1st main scanning line 21 from the top to the High level for one horizontal period at the timing when the voltage Sgate (n+1) of the sub-scanning line 22 becomes Low level. do.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、副垂直駆動回路32が、最も上から最も下までの副走査線22を上述のように駆動させることで、1画素の幅を有する黒ライン20Lが垂直方向に連続的に(すなわち1水平期間に1画素の速度で)転送される。 The main vertical drive circuit 31 drives the main scanning line 21 from the top to the bottom as described above, and the sub vertical drive circuit 32 drives the sub-scanning line 22 from the top to the bottom as described above. By driving, the black line 20L having a width of one pixel is continuously transferred in the vertical direction (that is, at a speed of one pixel in one horizontal period).

(2画素の幅を有するライン垂直方向に転送する第1の例)
次に、図21を参照して、2画素の幅を有する黒のラインを垂直方向に転送するときの表示装置10の動作の第1の例について説明する。
(First example of vertically transferring a line with a width of 2 pixels)
Next, with reference to FIG. 21, a first example of the operation of the display device 10 when vertically transferring a black line having a width of two pixels will be described.

副垂直駆動回路32の駆動動作は、上述の“1画素の幅を有するラインを垂直方向に転送する例”と同様であるので、説明を省略する。 The driving operation of the sub-vertical driving circuit 32 is similar to the above-mentioned "example in which a line having a width of one pixel is transferred in the vertical direction", so a description thereof will be omitted.

主垂直駆動回路31は、上からn番目の副走査線22の電圧Sgate(n)がLowレベルになってから1水平期間経過後に、上からn番目の主走査線21の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の主トランジスタ27が1水平期間、オンになり、画素(n,1)、(n,2)、(n,3)、・・・にそれぞれ各信号線23の電圧Sig(1)、Sig(2)、Sig(3)、・・・が印加され、画素(n,1)、(n,2)、(n,3)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、(n,3)、・・・が黒表示となる期間は、2水平期間(2H)である。 The main vertical drive circuit 31 changes the voltage Mgate(n) of the n-th main scanning line 21 from the top after one horizontal period has passed since the voltage Sgate(n) of the n-th sub-scanning line 22 from the top becomes Low level. is set to High level for one horizontal period. As a result, the main transistors 27 of pixels (n, 1), (n, 2), (n, 3), ... are turned on for one horizontal period, and pixels (n, 1), (n, 2) , (n, 3), . . . are applied with the voltages Sig(1), Sig(2), Sig(3), . 2), (n, 3), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), (n, 3), . . . display black is two horizontal periods (2H).

主垂直駆動回路31は、副走査線22の電圧Sgate(n+1)がLowレベルにされてから1水平期間経過後に、上からn+1番目の主走査線21の電圧Mgate(n+1)を1水平期間、Highレベルにする。 The main vertical drive circuit 31 changes the voltage Mgate(n+1) of the n+1st main scanning line 21 from the top to the voltage Mgate(n+1) for one horizontal period after one horizontal period has passed since the voltage Sgate(n+1) of the sub-scanning line 22 is set to Low level. Set it to High level.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、副垂直駆動回路32が、最も上から最も下までの副走査線22を上述のように駆動させることで、2画素の幅を有する黒ライン20Lが垂直方向に連続的に(すなわち1水平期間に1画素の速度で)転送される。 The main vertical drive circuit 31 drives the main scanning line 21 from the top to the bottom as described above, and the sub vertical drive circuit 32 drives the sub-scanning line 22 from the top to the bottom as described above. By driving, the black line 20L having a width of two pixels is continuously transferred in the vertical direction (that is, at a speed of one pixel per horizontal period).

(2画素の幅を有するライン垂直方向に転送する第2の例)
次に、図22を参照して、2画素の幅を有する黒のラインを垂直方向に転送するときの表示装置10の動作の第2の例について説明する。
(Second example of vertically transferring a line with a width of 2 pixels)
Next, with reference to FIG. 22, a second example of the operation of the display device 10 when vertically transferring a black line having a width of two pixels will be described.

副垂直駆動回路32は、上からn番目の副走査線22の電圧Sgate(n)を2水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の主トランジスタ27がオンになり、画素(n,1)、(n,2)、(n,3)、・・・に保持容量線24の保持容量電圧Vcsが印加される。これにより、画素(n,1)、(n,2)、(n,3)、・・・は黒表示となる。 The sub-vertical drive circuit 32 sets the voltage Sgate(n) of the n-th sub-scanning line 22 from the top to the High level for two horizontal periods. As a result, the main transistors 27 of pixels (n, 1), (n, 2), (n, 3), ... are turned on, and the main transistors 27 of pixels (n, 1), (n, 2), (n, 3) The holding capacitor voltage Vcs of the holding capacitor line 24 is applied to . As a result, pixels (n, 1), (n, 2), (n, 3), . . . display black.

主垂直駆動回路31は、上からn番目の副走査線22の電圧Sgate(n)がLowレベルになるタイミングで、上からn番目の主走査線21の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の主トランジスタ27が1水平期間、オンになり、画素(n,1)、(n,2)、(n,3)、・・・にそれぞれ各信号線23の電圧Sig(1)、Sig(2)、Sig(3)、・・・が印加され、画素(n,1)、(n,2)、(n,3)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、(n,3)、・・・が黒表示となる期間は、2水平期間である。 The main vertical drive circuit 31 controls the voltage Mgate(n) of the n-th main scanning line 21 from the top for one horizontal period at the timing when the voltage Sgate(n) of the n-th sub-scanning line 22 from the top becomes Low level. Set it to High level. As a result, the main transistors 27 of pixels (n, 1), (n, 2), (n, 3), ... are turned on for one horizontal period, and pixels (n, 1), (n, 2) , (n, 3), . . . are applied with the voltages Sig(1), Sig(2), Sig(3), . 2), (n, 3), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), (n, 3), . . . display black is two horizontal periods.

副垂直駆動回路32は、上からn番目の副走査線22の電圧Sgate(n)をHighレベルにしてから1水平期間経過後に、上からn+1番目の副走査線22の電圧Sgate(n+1)を2水平期間、Highレベルにする。また、主垂直駆動回路31は、上からn+1番目の副走査線22の電圧Sgate(n+1)がLowレベルになるタイミングで、上からn+1番目の主走査線21の電圧Mgate(n+1)を1水平期間、Highレベルにする。 After one horizontal period has elapsed since the voltage Sgate(n) of the nth sub-scanning line 22 from the top is set to High level, the sub-vertical drive circuit 32 changes the voltage Sgate(n+1) of the n+1-th sub-scanning line 22 from the top to the High level. High level for 2 horizontal periods. Further, the main vertical drive circuit 31 increases the voltage Mgate (n+1) of the n+1-th main scanning line 21 from the top by one horizontal level at the timing when the voltage Sgate (n+1) of the n+1-th sub-scanning line 22 from the top becomes Low level. period, set to High level.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、副垂直駆動回路32が、最も上から最も下までの副走査線22を上述のように駆動させることで、2画素の幅を有する黒ライン20Lが垂直方向に連続的に(すなわち1水平期間に1画素の速度で)転送される。 The main vertical drive circuit 31 drives the main scanning line 21 from the top to the bottom as described above, and the sub vertical drive circuit 32 drives the sub-scanning line 22 from the top to the bottom as described above. By driving, the black line 20L having a width of two pixels is continuously transferred in the vertical direction (that is, at a speed of one pixel per horizontal period).

[効果]
第1の実施形態に係る表示装置10は、液晶パネル20と、液晶パネル20を駆動する駆動部30と、駆動部30を介して液晶パネル20の駆動を制御するコントローラ(制御回路)11とを備える。コントローラ11は、1画素以上10画素以下の幅Wを有する黒ライン20Lが垂直方向または水平方向に周期的に転送されるように、液晶パネル20の駆動を制御する。これにより、1フィールドに1画素の移動速度で画面内を物体が移動した場合にも、1フィールド前後にけるディスクリネーション部分間の影響を抑制することができる。したがって、動画残像・尾引きを抑制することができる。
[effect]
The display device 10 according to the first embodiment includes a liquid crystal panel 20, a driving section 30 that drives the liquid crystal panel 20, and a controller (control circuit) 11 that controls driving of the liquid crystal panel 20 via the driving section 30. Be prepared. The controller 11 controls the driving of the liquid crystal panel 20 so that a black line 20L having a width W of 1 pixel or more and 10 pixels or less is periodically transferred in the vertical or horizontal direction. Thereby, even if an object moves within the screen at a moving speed of one pixel per field, it is possible to suppress the influence between the disclination portions before and after one field. Therefore, moving image afterimages and trailing can be suppressed.

また、第1の実施形態に係る表示装置10では、黒ライン20Lを転送し動画残像・尾引きを抑制するため、全面黒表示の画像を挿入し動画残像・尾引きを抑制する表示装置に比べて輝度低下を抑制することができる。 In addition, the display device 10 according to the first embodiment transfers the black line 20L to suppress video afterimages and trailing, compared to a display device that inserts a completely black display image and suppresses video afterimages and trailing. This makes it possible to suppress a decrease in brightness.

また、黒ライン20Lの幅Wは1画素以上10画素以下の幅であるため、黒ライン20Lの転送による輝度低下を抑制することができる。例えば、2画素の幅Wの黒ライン20Lを転送した場合には、輝度低下は0.1%程度であり、液晶パネル20の表示品質に対する影響は殆どない。また、液晶応答速度にあわせて黒ライン20Lの表示時間を調整することも可能である。 Further, since the width W of the black line 20L is a width of 1 pixel or more and 10 pixels or less, a reduction in brightness due to transfer of the black line 20L can be suppressed. For example, when a black line 20L having a width W of two pixels is transferred, the luminance decreases by about 0.1%, and the display quality of the liquid crystal panel 20 is hardly affected. Furthermore, it is also possible to adjust the display time of the black line 20L in accordance with the liquid crystal response speed.

[変形例]
(変形例1)
第1の実施形態では、黒ライン20Lが転送される場合について説明したが、ラインの色は黒色に限定されるものではなく、白色でもよいし、任意の中間調であってもよい。また、黒ライン20Lと白色のラインとが交互に転送されるようにしてもよい。この場合、表示装置10の輝度低下をさらに抑制することができる。
[Modified example]
(Modification 1)
In the first embodiment, a case has been described in which the black line 20L is transferred, but the color of the line is not limited to black, and may be white or any intermediate tone. Further, the black line 20L and the white line may be transferred alternately. In this case, reduction in brightness of the display device 10 can be further suppressed.

(変形例2)
第1の実施形態では、表示装置10が、主走査線21に駆動パルスを出力する主垂直駆動回路31と、副走査線22に駆動パルスを出力する副垂直駆動回路32とを備える場合について説明したが、表示装置10の構成はこれに限定されるものではない。表示装置10が、主垂直駆動回路31および副垂直駆動回路32に代えて、主走査線21、副走査線22それぞれに駆動パルスを出力する1つの垂直駆動回路を備えるようにしてもよい。
(Modification 2)
In the first embodiment, a case will be described in which the display device 10 includes a main vertical drive circuit 31 that outputs a drive pulse to the main scanning line 21 and a sub-vertical drive circuit 32 that outputs a drive pulse to the sub-scanning line 22. However, the configuration of the display device 10 is not limited to this. The display device 10 may include one vertical drive circuit that outputs drive pulses to each of the main scanning line 21 and the sub-scanning line 22 instead of the main vertical drive circuit 31 and the sub-vertical drive circuit 32.

例えば、表示装置10が上述の“1画素の幅を有するラインを垂直方向に転送する例”で説明したように動作する場合には、電圧Sgate(n)=Mgate(n-1)の関係にあるため、主垂直駆動回路31および副垂直駆動回路32を1つの垂直駆動回路に置き換えることが可能である。したがって、主垂直駆動回路31および副垂直駆動回路32の共通化により垂直駆動回路のレイアウト面積を削減し、かつ、入力信号端子を削減することができる。よって、表示装置10の狭額縁化が可能である。 For example, when the display device 10 operates as described in the above-mentioned "example of transferring a line having a width of one pixel in the vertical direction", the relationship of voltage Sgate(n)=Mgate(n-1) is satisfied. Therefore, it is possible to replace the main vertical drive circuit 31 and the sub vertical drive circuit 32 with one vertical drive circuit. Therefore, by making the main vertical drive circuit 31 and the sub vertical drive circuit 32 common, the layout area of the vertical drive circuit can be reduced and the number of input signal terminals can be reduced. Therefore, the frame of the display device 10 can be made narrower.

また、表示装置10が上述の“2画素の幅を有するライン垂直方向に転送する第1の例”で説明したように動作する場合には、電圧Sgate(n)=Mgate(n-2)の関係にあるため、同様に1つの垂直駆動回路に置き換えることが可能である。したがって、表示装置10の狭額縁化が可能である。 Further, when the display device 10 operates as described in the above-mentioned "first example of vertically transferring a line having a width of two pixels", the voltage Sgate(n)=Mgate(n-2) Since they are related, it is possible to similarly replace them with one vertical drive circuit. Therefore, the frame of the display device 10 can be made narrower.

(変形例3)
第1の実施形態では、幅Wが一定である黒ライン20Lが、転送される場合について説明したが、幅Wが変化する黒ライン20Lが、転送されるようにしてもよい。
(Modification 3)
In the first embodiment, a case has been described in which the black line 20L having a constant width W is transferred, but the black line 20L having a varying width W may be transferred.

図23は、幅Wが変化する黒ライン20Lを転送する液晶パネル20Aの構成の一例を示す。液晶パネル20Aでは、垂直方向に隣り合う副走査線22が上から順にペアを構成し、このペアを構成する副走査線22同士が一端において接続されている。ペアを構成する副走査線22には、副垂直駆動回路32から同一の駆動パルスが出力される。したがって、液晶パネル20Aにおいて副垂直駆動回路32に接続される副走査線22の本数は、第1の実施形態の液晶パネル20において副垂直駆動回路32に接続される副走査線22の本数の半分になっている。よって、液晶パネル20Aでは、液晶パネル20に比べて引き回し配線の構成を簡略化することができる。 FIG. 23 shows an example of the configuration of a liquid crystal panel 20A that transfers a black line 20L whose width W changes. In the liquid crystal panel 20A, vertically adjacent sub-scanning lines 22 form a pair from the top, and the sub-scanning lines 22 forming this pair are connected at one end. The same drive pulse is output from the sub-vertical drive circuit 32 to the sub-scanning lines 22 forming the pair. Therefore, the number of sub-scanning lines 22 connected to the sub-vertical drive circuit 32 in the liquid crystal panel 20A is half the number of sub-scanning lines 22 connected to the sub-vertical drive circuit 32 in the liquid crystal panel 20 of the first embodiment. It has become. Therefore, in the liquid crystal panel 20A, the configuration of the routing wiring can be simplified compared to the liquid crystal panel 20.

図24は、幅Wが変化する黒ライン20Lを転送する液晶パネル20Aの動作を説明するためのタイミングチャートである。 FIG. 24 is a timing chart for explaining the operation of the liquid crystal panel 20A that transfers the black line 20L whose width W changes.

副垂直駆動回路32は、上からn番目の副走査線22とn+1番目の副走査線22の電圧Sgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・の副トランジスタ28がオンになり、画素(n,1)、(n,2)、(n,3)、・・・、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・に保持容量線24の保持容量電圧Vcsが印加される。これにより、画素(n,1)、(n,2)、(n,3)、・・・、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・は黒表示となる。 The sub-vertical drive circuit 32 sets the voltage Sgate(n) of the n-th sub-scanning line 22 and the (n+1)-th sub-scanning line 22 from the top to the High level for one horizontal period. As a result, pixels (n, 1), (n, 2), (n, 3), ..., sub-pixels (n+1, 1), (n+1, 2), (n+1, 3), ... The transistor 28 is turned on, and pixels (n,1), (n,2), (n,3),..., pixels (n+1,1), (n+1,2), (n+1,3),... The holding capacitor voltage Vcs of the holding capacitor line 24 is applied to the holding capacitor line 24. As a result, pixels (n,1), (n,2), (n,3), ..., pixels (n+1,1), (n+1,2), (n+1,3), ... are black. will be displayed.

主垂直駆動回路31は、上からn番目の副走査線22とn+1番目の副走査線22の電圧Sgate(n)がLowレベルになるタイミングで、上からn番目の主走査線21の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、(n,3)、・・・の主トランジスタ27が1水平期間、オンになり、画素(n,1)、(n,2)、(n,3)、・・・にそれぞれ各信号線23の電圧Sig(1)、Sig(2)、Sig(3)、・・・が印加され、画素(n,1)、(n,2)、(n,3)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、(n,3)、・・・が黒表示となる期間は、1水平期間である。 The main vertical drive circuit 31 controls the voltage Mgate of the n-th main scanning line 21 from the top at the timing when the voltage Sgate(n) of the n-th sub-scanning line 22 from the top and the n+1-th sub-scanning line 22 becomes Low level. (n) is set to High level for one horizontal period. As a result, the main transistors 27 of pixels (n, 1), (n, 2), (n, 3), ... are turned on for one horizontal period, and pixels (n, 1), (n, 2) , (n, 3), . . . are applied with the voltages Sig(1), Sig(2), Sig(3), . 2), (n, 3), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), (n, 3), . . . display black is one horizontal period.

主垂直駆動回路31は、上からn番目の副走査線22とn+1番目の副走査線22の電圧Sgate(n)がLowレベルになってから1水平期間経過後に、上からn+1番目の主走査線21の電圧Mgate(n+1)を1水平期間、Highレベルにする。これにより、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・の主トランジスタ27が1水平期間、オンになり、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・にそれぞれ各電圧Sig(1)、Sig(2)、Sig(3)、・・・が印加され、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・は所定の階調表示となる。したがって、画素(n+1,1)、(n+1,2)、(n+1,3)、・・・が黒表示となる期間は、2水平期間である。 The main vertical drive circuit 31 drives the n+1st main scanning line from the top one horizontal period after the voltage Sgate(n) of the nth sub-scanning line 22 and the n+1st sub-scanning line 22 from the top becomes Low level. The voltage Mgate(n+1) on the line 21 is set to High level for one horizontal period. As a result, the main transistors 27 of the pixels (n+1,1), (n+1,2), (n+1,3), ... are turned on for one horizontal period, and the pixels (n+1,1), (n+1,2) , (n+1,3),... are applied with respective voltages Sig(1), Sig(2), Sig(3),..., respectively, and the pixels (n+1,1), (n+1,2), ( n+1, 3), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n+1, 1), (n+1, 2), (n+1, 3), . . . display black is two horizontal periods.

副垂直駆動回路32は、上からn番目の副走査線22とn+1番目の副走査線22の電圧Sgate(n)をLowレベルにしてから1水平期間経過後に、上からn+2番目とn+3番目の副走査線22の電圧Sgate(n+2)を1水平期間、Highレベルにする。 After one horizontal period has elapsed since the voltage Sgate(n) of the n-th sub-scanning line 22 and the n+1-th sub-scanning line 22 from the top is set to Low level, the sub-vertical drive circuit 32 drives the voltage Sgate(n) of the n+2-th and n+3-th sub-scanning lines from the top. The voltage Sgate(n+2) of the sub-scanning line 22 is set to High level for one horizontal period.

主垂直駆動回路31は、上からn+2番目の副走査線22とn+3番目の副走査線22の電圧Sgate(n+2)がLowレベルになるタイミングで、上からn+2番目の主走査線21の電圧Mgate(n)を1水平期間、Highレベルにする。また、主垂直駆動回路31は、上からn+2番目の副走査線22とn+3番目の副走査線22の電圧Sgate(n)がLowレベルになってから1水平期間経過後に、上からn+3番目の主走査線21の電圧Mgate(n+3)を1水平期間、Highレベルにする。 The main vertical drive circuit 31 controls the voltage Mgate of the n+2nd main scanning line 21 from the top at the timing when the voltage Sgate(n+2) of the n+2nd subscanning line 22 from the top and the n+3rd subscanning line 22 becomes Low level. (n) is set to High level for one horizontal period. Furthermore, after one horizontal period has elapsed since the voltage Sgate(n) of the n+2-th sub-scanning line 22 from the top and the n+3-th sub-scanning line 22 become Low level, the main vertical drive circuit 31 drives the n+3-th sub-scanning line 22 from the top. The voltage Mgate (n+3) of the main scanning line 21 is set to High level for one horizontal period.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、副垂直駆動回路32が、最も上から最も下までの副走査線22を上述のように駆動させることで、幅Wが変化する黒ライン20Lが垂直方向に連続的に(すなわち1水平期間に1画素の速度で)転送される。 The main vertical drive circuit 31 drives the main scanning line 21 from the top to the bottom as described above, and the sub vertical drive circuit 32 drives the sub-scanning line 22 from the top to the bottom as described above. By driving, the black line 20L whose width W changes is continuously transferred in the vertical direction (that is, at a rate of one pixel per one horizontal period).

(変形例4)
第1の実施形態では、コントローラ11が、黒ライン20Lが周期的に転送されるように液晶パネルの駆動を制御する場合について説明したが、黒ラスタの挿入方法はこれに限定されるものではない。例えば、コントローラが、図25に示すように、1フィールド分の全面黒表示の画像が周期的に表示されるように液晶パネルの駆動を制御するようにしてもよい。この場合、3以上のフィールドに1つの割合で全面黒表示の画面表示されるようにすることが好ましい。これにより、2フィールドに1つの割合で全面黒表示の画面が表示される場合に比べて、輝度の低下を抑制することができる。
(Modification 4)
In the first embodiment, a case has been described in which the controller 11 controls the drive of the liquid crystal panel so that the black line 20L is periodically transferred, but the method of inserting the black raster is not limited to this. . For example, as shown in FIG. 25, the controller may control the driving of the liquid crystal panel so that one field of an entirely black image is periodically displayed. In this case, it is preferable that one field be displayed entirely in black for every three or more fields. This makes it possible to suppress a decrease in brightness compared to a case where an entirely black screen is displayed every two fields.

コントローラが、図26に示すように、1フィールド分の全面白表示の画像が周期的に表示されるように液晶パネルの駆動を制御するようにしてもよい。この場合、3以上のフィールドに1つの割合で全面白表示の画面が表示されることが好ましい。これにより、2フィールドの1つの割合で全面白表示の画面が表示される場合に比べて、コントラストの低下を抑制することができる。 As shown in FIG. 26, the controller may control the drive of the liquid crystal panel so that one field's worth of all-white images is periodically displayed. In this case, it is preferable that an entirely white screen be displayed for every three or more fields. This makes it possible to suppress a decrease in contrast compared to a case where an entirely white screen is displayed at a ratio of one out of two fields.

コントローラが、図27に示すように、1フィールド分の全面黒表示の画像と1フィールド分の全面白表示の画像が交互に周期的に表示されるように液晶パネルの駆動を制御するようにしてもよい。これにより、全面黒表示の画面のみが周期的に表示される場合に比べて、輝度の低下を抑制することができる。また、全面白表示の画面のみが周期的に表示される場合に比べて、コントラストの低下を抑制することができる。この場合、3以上のフィールドに1つの割合で全面黒表示の画像または全面白表示の画面が表示されることが好ましい。これにより、2以上のフィールドに1つの割合で全面黒表示の画像または全面白表示の画面が表示される場合に比べて、輝度およびコントラストの低下を抑制することができる。 As shown in FIG. 27, the controller controls the driving of the liquid crystal panel so that one field of an entirely black image and one field of an entirely white image are alternately and periodically displayed. Good too. This makes it possible to suppress a decrease in brightness compared to a case where only an entirely black screen is periodically displayed. Further, compared to a case where only a screen with an all-white display is displayed periodically, a decrease in contrast can be suppressed. In this case, it is preferable that an entirely black image or an entirely white screen be displayed for every three or more fields. This makes it possible to suppress a decrease in brightness and contrast compared to a case where an entirely black image or an entirely white screen is displayed every two or more fields.

コントローラが、図28に示すように、1フィールド分の全面同一の中間調の画像が周期的に表示されるように液晶パネルの駆動を制御するようにしてもよい。この場合、3以上のフィールドに1つの割合で全面同一の中間調の画面が表示されることが好ましい。これにより、2フィールドの1つの割合で全面同一の中間調の画面が表示される場合に比べて、輝度およびコントラストの低下を抑制することができる。 As shown in FIG. 28, the controller may control the driving of the liquid crystal panel so that one field's worth of images with the same halftone are displayed periodically. In this case, it is preferable that a screen with the same halftone is displayed on the entire screen at a rate of one in three or more fields. This makes it possible to suppress a decrease in brightness and contrast compared to a case where a screen with the same halftone is displayed on the entire screen at a ratio of one field to two.

図25に示すように、1フィールド分の全面黒表示の画像が挿入される場合、1フィールド分の全面黒表示の画像は、図29Aに示すように、正のフィールドおよび負のフィールドに交互に周期的に挿入されることが好ましい。このように全面黒表示の画像が挿入することで、正のフィールドおよび負のフィールドとの数が同一となるので、液晶パネルの焼け付きを抑制することができる。なお、全面白表示の画像または全面同一の中間調の画面が表示される場合にも、上記の全面黒表示の画像の場合と同様の画像挿入の動作が行われるようにしてもよい。 As shown in FIG. 25, when one field's worth of completely black images are inserted, the one field's worth of completely black images are alternately inserted into positive fields and negative fields, as shown in FIG. 29A. Preferably, it is inserted periodically. By inserting an entirely black image in this manner, the number of positive fields and negative fields becomes the same, so that burn-in on the liquid crystal panel can be suppressed. Note that even when an entirely white image or a screen with the same halftone throughout is displayed, the same image insertion operation as in the case of an entirely black image may be performed.

図29Bに示すように、4以上のフィールドにより1つのブロックが構成されているとした場合、各ブロックの先頭から2つのフィールド(すなわち正のフィールドと負のフィールドの組)に全面黒表示の画面が挿入されるように、コントローラが液晶パネルの駆動を制御することが好ましい。このように全面黒表示の画像が挿入することで、正のフィールドおよび負のフィールドとの数が同一となるので、液晶パネルの焼け付きを抑制することができる。なお、全面白表示の画像または全面同一の中間調の画面が表示される場合にも、上記の全面黒表示の画像の場合と同様の画像挿入の動作が行われるようにしてもよい。 As shown in FIG. 29B, when one block is made up of four or more fields, the screen displays an entirely black screen for the first two fields (i.e., a set of positive and negative fields) of each block. It is preferable that the controller controls driving of the liquid crystal panel so that the liquid crystal panel is inserted. By inserting an entirely black image in this manner, the number of positive fields and negative fields becomes the same, so that burn-in on the liquid crystal panel can be suppressed. Note that even when an entirely white image or a screen with the same halftone throughout is displayed, the same image insertion operation as in the case of an entirely black image may be performed.

<2 第2の実施形態>
第1の実施形態に係る表示装置10において、図14、図16に示すように、液晶分子26Dの方位角Φが0°<Φ<90°の範囲である場合について考える。この場合、1水平期間に1画素の速度で黒ライン20Lが第2の垂直方向VD2または第2の水平方向HD2に転送された場合には、黒ライン20Lの転送に起因する動画残像・尾引きの発生は抑制される(図17B、図18B参照)。これに対して、1水平期間に1画素の速度で黒ライン20Lが第1の垂直方向VD1または第1の水平方向HD1に転送された場合には、黒ライン20Lのライン転送に起因する動画残像・尾引きが発生する(図17A、図18A参照)。このため、液晶分子26Dの方位角Φが0°<Φ<90°の範囲である場合には、黒ライン20Lの転送方向が第2の垂直方向VD2または第2の水平方向HD2に予め設定されていることが好ましい。
<2 Second embodiment>
In the display device 10 according to the first embodiment, a case will be considered in which the azimuth angle Φ of the liquid crystal molecules 26D is in the range of 0°<Φ<90°, as shown in FIGS. 14 and 16. In this case, if the black line 20L is transferred to the second vertical direction VD2 or the second horizontal direction HD2 at a speed of 1 pixel per horizontal period, video afterimages and trailing due to the transfer of the black line 20L The occurrence of is suppressed (see FIGS. 17B and 18B). On the other hand, if the black line 20L is transferred to the first vertical direction VD1 or the first horizontal direction HD1 at a speed of 1 pixel per horizontal period, a moving image afterimage due to the line transfer of the black line 20L - Trailing occurs (see Figures 17A and 18A). Therefore, when the azimuth angle Φ of the liquid crystal molecules 26D is in the range of 0°<Φ<90°, the transfer direction of the black line 20L is preset to the second vertical direction VD2 or the second horizontal direction HD2. It is preferable that

しかしながら、プロジェクタ等に用いられる表示装置は、画像を上下左右反転機能して表示する機能を有しているため、黒ライン20Lの転送方向として双方向(例えば第1の垂直方向VD1および第2の垂直方向VD2)がある。このため、黒ライン20Lの転送方向によっては、動画残像・尾引きが発生してしまう。 However, since display devices used in projectors and the like have a function of displaying an image by inverting it vertically and horizontally, the transfer direction of the black line 20L is bidirectional (for example, the first vertical direction VD1 and the second vertical direction VD1). There is a vertical direction VD2). Therefore, depending on the transfer direction of the black line 20L, moving image afterimages and trailing may occur.

そこで、本発明者らは、上述のような動画残像・尾引きの発生を抑制できる黒ライン20Lの転送方向の転送方法について鋭意検討を行った。その結果、2画素以上の幅を有する黒ライン20Lを1回の移動距離が2画素以上となるように転送することで(例えば、1水平期間に2画素以上の速度で、2画素以上の幅を有する黒ライン20Lを転送することで)、黒ライン20Lの転送方向に依らずに、動画残像・尾引きの発生を抑制することができることを見出すに至った。第2の実施形態では、このような転送方法を採用した表示装置について説明する。 Therefore, the inventors of the present invention have conducted extensive studies on a transfer method in the transfer direction of the black line 20L that can suppress the occurrence of moving image afterimages and trailing as described above. As a result, by transferring the black line 20L having a width of 2 pixels or more so that the moving distance at one time is 2 pixels or more (for example, by transferring the black line 20L having a width of 2 pixels or more at a speed of 2 pixels or more in one horizontal period, It has been found that by transferring the black line 20L having the following characteristics), it is possible to suppress the occurrence of moving image afterimages and trailing, regardless of the transfer direction of the black line 20L. In the second embodiment, a display device that employs such a transfer method will be described.

[表示装置の構成]
まず、図30を参照して、本開示の第2の実施形態に係る表示装置110の構成の一例について説明する。表示装置110は、コントローラ111と、液晶パネル120と、駆動部130とを備える。なお、第2の実施形態において、第1の実施形態と同様の箇所には同一の符号を付して説明を省略する。
[Display device configuration]
First, with reference to FIG. 30, an example of the configuration of the display device 110 according to the second embodiment of the present disclosure will be described. The display device 110 includes a controller 111, a liquid crystal panel 120, and a drive section 130. In addition, in the second embodiment, the same parts as in the first embodiment are given the same reference numerals, and the description thereof will be omitted.

(液晶パネル)
図31は、液晶パネル120の等価回路の一例を示す図である。液晶パネル120は、行方向に延在された複数の主走査線(第1の走査線)121と、行方向に延在された複数の副走査線(第2の走査線)122と、行方向に延在された複数の保持容量線24と、列方向に延在された複数の信号線(第1の信号線)123と、列方向に延在された複数の信号線(第2の信号線)124と、上から奇数番目(n番目、但し、nは1以上の奇数である。)の主走査線121と信号線123とが互いに交差する箇所ごとに1つずつ設けられた複数の画素25と、上から偶数番目(n+1番目)の主走査線121と信号線124とが互いに交差する箇所ごとに1つずつ設けられた複数の画素25とを有している。複数の信号線124はそれぞれ、複数の信号線123に隣接して設けられている。
(LCD panel)
FIG. 31 is a diagram showing an example of an equivalent circuit of the liquid crystal panel 120. The liquid crystal panel 120 includes a plurality of main scanning lines (first scanning lines) 121 extending in the row direction, a plurality of sub-scanning lines (second scanning lines) 122 extending in the row direction, and a plurality of sub-scanning lines (second scanning lines) 122 extending in the row direction. a plurality of storage capacitor lines 24 extending in the column direction, a plurality of signal lines (first signal line) 123 extending in the column direction, and a plurality of signal lines (second signal line) extending in the column direction. A plurality of wires are provided at each location where the signal line) 124, the odd numbered (nth, n is an odd number greater than or equal to 1) main scanning line 121 from the top and the signal line 123 intersect with each other. pixel 25, and a plurality of pixels 25, one pixel 25 provided at each location where an even-numbered (n+1)th main scanning line 121 from the top and a signal line 124 intersect with each other. Each of the plurality of signal lines 124 is provided adjacent to the plurality of signal lines 123.

垂直方向に隣り合う主走査線121が上から順にペアを構成し、このペアを構成する主走査線121同士が一端において接続されている。ペアを構成する主走査線121には、主垂直駆動回路131から同一の駆動パルスが出力される。したがって、液晶パネル120において主垂直駆動回路31に接続される主走査線121の本数は、第1の実施形態の液晶パネル20において主垂直駆動回路131に接続される主走査線21の本数の半分になっている。よって、液晶パネル120では、液晶パネル20に比べて主走査線121の引き回し配線の構成を簡略化することができる。 Main scanning lines 121 adjacent in the vertical direction form a pair from above, and the main scanning lines 121 forming this pair are connected at one end. The same drive pulse is output from the main vertical drive circuit 131 to the main scanning lines 121 forming the pair. Therefore, the number of main scanning lines 121 connected to the main vertical drive circuit 31 in the liquid crystal panel 120 is half the number of main scanning lines 21 connected to the main vertical drive circuit 131 in the liquid crystal panel 20 of the first embodiment. It has become. Therefore, in the liquid crystal panel 120, the wiring configuration for the main scanning lines 121 can be simplified compared to the liquid crystal panel 20.

垂直方向に隣り合う副走査線122が上から順にペアを構成し、このペアを構成する副走査線122同士が一端において接続されている。ペアを構成する副走査線122には、副垂直駆動回路132から同一の駆動パルスが出力される。したがって、液晶パネル120において副垂直駆動回路132に接続される副走査線122の本数は、第1の実施形態の液晶パネル20において副垂直駆動回路32に接続される副走査線22の本数の半分になっている。よって、液晶パネル20Aでは、液晶パネル20に比べて副走査線122の引き回し配線の構成を簡略化することができる。 Vertically adjacent sub-scanning lines 122 form a pair from above, and the sub-scanning lines 122 forming this pair are connected at one end. The same drive pulse is output from the sub-vertical drive circuit 132 to the sub-scanning lines 122 forming the pair. Therefore, the number of sub-scanning lines 122 connected to the sub-vertical drive circuit 132 in the liquid crystal panel 120 is half the number of sub-scanning lines 22 connected to the sub-vertical drive circuit 32 in the liquid crystal panel 20 of the first embodiment. It has become. Therefore, in the liquid crystal panel 20A, the wiring configuration for the sub-scanning lines 122 can be simplified compared to the liquid crystal panel 20.

画素pix(n、m)では、主トランジスタ27のソース電極(またはドレイン電極)は信号線23に接続されている。一方、画素pix(n、m)と垂直方向に隣り合う画素pix(n+1、m)では、主トランジスタ27のソース電極(またはドレイン電極)は信号線124に接続されている。 In pixel pix(n, m), the source electrode (or drain electrode) of the main transistor 27 is connected to the signal line 23. On the other hand, in the pixel pix (n+1, m) vertically adjacent to the pixel pix (n, m), the source electrode (or drain electrode) of the main transistor 27 is connected to the signal line 124 .

(駆動部)
駆動部130は、複数の主走査線121に接続された主垂直駆動回路(第1の垂直駆動回路)131と、複数の副走査線122に接続された副走査線駆動回路(第2の垂直駆動回路)132と、複数の信号線123に接続された水平駆動回路(第1の水平駆動回路)133と、複数の信号線124に接続された水平駆動回路(第2の水平駆動回路)134とを有している。
(Drive part)
The drive unit 130 includes a main vertical drive circuit (first vertical drive circuit) 131 connected to the plurality of main scanning lines 121 and a sub-scanning line drive circuit (second vertical drive circuit) connected to the plurality of sub-scanning lines 122. a horizontal drive circuit (first horizontal drive circuit) 133 connected to the plurality of signal lines 123, and a horizontal drive circuit (second horizontal drive circuit) 134 connected to the plurality of signal lines 124. It has

主垂直駆動回路131および副垂直駆動回路132は、駆動パルスを出力する主走査線21の数が異なる以外の点においては、第1の実施形態における主垂直駆動回路31および副垂直駆動回路32と同様である。 The main vertical drive circuit 131 and the sub vertical drive circuit 132 are the same as the main vertical drive circuit 31 and the sub vertical drive circuit 32 in the first embodiment, except that the number of main scanning lines 21 that output drive pulses is different. The same is true.

水平駆動回路133は、コントローラ111から供給される制御信号に基づいて作動し、信号電圧SigA(m)を各信号線123を介して上から奇数番目の画素pix(n、1)、pix(n、2)、・・・にパラレル出力する。水平駆動回路133は、コントローラ11から供給される制御信号に基づいて作動し、信号電圧SigB(m)を各信号線124を介して上から偶数番目の画素pix(n+1、1)、pix(n+1、2)、・・・にパラレル出力する。信号電圧SigA(m)および信号電圧SigA(m)は、外部から入力された映像信号の階調に応じた波高値もしくはパルス幅を有している。 The horizontal drive circuit 133 operates based on a control signal supplied from the controller 111, and applies the signal voltage SigA(m) to the odd-numbered pixels pix(n, 1) and pix(n) from the top through each signal line 123. , 2), and so on in parallel. The horizontal drive circuit 133 operates based on a control signal supplied from the controller 11, and applies the signal voltage SigB(m) to the even-numbered pixels pix(n+1, 1) and pix(n+1) from the top through each signal line 124. , 2), and so on in parallel. The signal voltage SigA(m) and the signal voltage SigA(m) have a peak value or a pulse width depending on the gradation of the video signal input from the outside.

(コントローラ)
コントローラ111は、2画素以上10画素以下の幅Wを有する黒ライン20Lが表示画面内において垂直方向または水平方向に周期的に転送されるように、液晶パネル20の駆動を制御する。黒ライン20Lの1回の移動距離は、図32に示すように、2画素以上、黒ライン20Lの幅以下(具体的には、黒ライン20Lの幅方向における黒ライン20Lの画素数以下)であり、ラインの移動は、規定期間毎に行われる。すなわち、黒ライン20Lの転送速度は、垂直方向または水平方向に規定期間に2画素以上、黒ライン20Lの幅以下であり、黒ライン20Lは、垂直方向または水平方向に不連続的に転送される。ここで、規定期間は、例えば1フィールドまたはn水平期間(nは、1以上の整数である。)である。
(controller)
The controller 111 controls the driving of the liquid crystal panel 20 so that a black line 20L having a width W of 2 pixels or more and 10 pixels or less is periodically transferred in the vertical or horizontal direction within the display screen. As shown in FIG. 32, the moving distance of the black line 20L at one time is at least 2 pixels and at most the width of the black line 20L (specifically, at most the number of pixels of the black line 20L in the width direction of the black line 20L). Yes, and line movement is performed every specified period. In other words, the transfer speed of the black line 20L is two or more pixels per specified period in the vertical or horizontal direction and less than or equal to the width of the black line 20L, and the black line 20L is transferred discontinuously in the vertical or horizontal direction. . Here, the prescribed period is, for example, one field or n horizontal periods (n is an integer of 1 or more).

上述のように、黒ライン20Lの1回の移動距離は、2画素以上、黒ライン20Lの幅以下であるため、移動前後の黒ライン20Lの間に隙間が形成されることがなく、黒ライン20Lは画面内に隙間無く転送される。但し、黒ライン20Lが規定期間に2画素以上の速度で転送されていれば、移動前後の黒ライン20Lの一部が重なっていてもよい。 As mentioned above, since the distance the black line 20L is moved at one time is at least two pixels and less than the width of the black line 20L, no gap is formed between the black line 20L before and after the movement, and the black line 20L is transferred without any gaps within the screen. However, as long as the black line 20L is transferred at a speed of 2 pixels or more during the specified period, parts of the black line 20L before and after the movement may overlap.

[表示装置の動作]
(第1の例)
次に、図33を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置110の動作の第1の例について説明する。
[Operation of display device]
(First example)
Next, with reference to FIG. 33, a first example of the operation of the display device 110 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

副垂直駆動回路132は、上からn番目の副走査線122とn+1番目の副走査線122の電圧Sgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・の副トランジスタ28がオンになり、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・に保持容量線24の保持容量電圧Vcsが印加される。したがって、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・は黒表示となる。 The sub-vertical drive circuit 132 sets the voltage Sgate(n) of the n-th sub-scanning line 122 and the (n+1)-th sub-scanning line 122 from the top to High level for one horizontal period. As a result, the sub-transistors 28 of pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . The holding capacitor voltage Vcs of the holding capacitor line 24 is applied to the pixels (n+1, 1), (n+1, 2), . . . 1), (n, 2), . Therefore, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black.

主垂直駆動回路131は、上からn番目の副走査線122とn+1番目の副走査線122の電圧Sgate(n)がLowレベルになるタイミングで、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)を2水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・の主トランジスタ27が2水平期間、オンになり、画素(n,1)、(n,2)、・・・に各信号線123の電圧SigA(1)、SigA(2)、・・・が印加され、画素(n,1)、(n,2)、・・・は所定の階調表示となる。また、画素(n+1,1)、(n+1,2)、・・・の主トランジスタ27が2水平期間、オンになり、画素(n+1,1)、(n+1,2)、・・・に各信号線124の電圧SigB(1)、SigB(2)、・・・が印加され、画素(n+1,1)、(n+1,2)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、1水平期間である。 The main vertical drive circuit 131 drives the n-th main scanning line 121 and the n+1-th sub-scanning line 122 from the top at the timing when the voltage Sgate(n) of the n-th sub-scanning line 122 and the The voltage Mgate(n) of the main scanning line 121 is set to High level for two horizontal periods. As a result, the main transistors 27 of pixels (n, 1), (n, 2), . . . are turned on for two horizontal periods, and the main transistors 27 of pixels (n, 1), (n, 2), . The voltages SigA(1), SigA(2), . . . on the signal line 123 are applied, and the pixels (n, 1), (n, 2), . . . display a predetermined gradation. In addition, the main transistors 27 of pixels (n+1,1), (n+1,2), ... are turned on for two horizontal periods, and each signal is sent to pixels (n+1,1), (n+1,2), ... The voltages SigB(1), SigB(2), . . . on the lines 124 are applied, and the pixels (n+1, 1), (n+1, 2), . . . display a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black is one horizontal period.

副垂直駆動回路132は、上からn番目の副走査線122とn+1番目の副走査線122の電圧Sgate(n)をLowレベルにしてから1水平期間経過後に、上からn+2番目の副走査線122とn+3番目の副走査線122の電圧Sgate(n+2)を1水平期間、Highレベルにする。 The sub-vertical drive circuit 132 drives the n+2 sub-scanning line from the top after one horizontal period has passed since the voltage Sgate(n) of the n-th sub-scanning line 122 and the n+1-th sub-scanning line 122 from the top is set to Low level. 122 and the voltage Sgate(n+2) of the (n+3)th sub-scanning line 122 are set to High level for one horizontal period.

主垂直駆動回路131は、上からn+2番目の副走査線122とn+3番目の副走査線22の電圧Sgate(n+2)がLowレベルになるタイミングで、上からn+2番目の主走査線121とn+3番目の主走査線121の電圧Mgate(n+2)を2水平期間、Highレベルにする。 The main vertical drive circuit 131 drives the n+2 main scanning line 121 from the top and the n+3 The voltage Mgate(n+2) of the main scanning line 121 is set to High level for two horizontal periods.

主垂直駆動回路131が、最も上から最も下までの主走査線121を上述のように駆動させると共に、副垂直駆動回路132が、最も上から最も下までの副走査線122を上述のように駆動させることで、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送される。 The main vertical drive circuit 131 drives the main scanning line 121 from the top to the bottom as described above, and the sub vertical drive circuit 132 drives the sub-scanning line 122 from the top to the bottom as described above. By driving, the black line 20L having a width W of two pixels is transferred in the vertical direction so that the distance of one movement is two pixels.

上述の表示装置110の動作では、黒ライン20Lの挿入期間が短くて済むので、輝度の低下を特に抑制することができる。 In the operation of the display device 110 described above, the insertion period of the black line 20L can be shortened, so that reduction in brightness can be particularly suppressed.

(第2の例)
次に、図34を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置110の動作の第2の例について説明する。
(Second example)
Next, with reference to FIG. 34, a second example of the operation of the display device 110 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

主垂直駆動回路131は、上からn番目の副走査線122とn+1番目の副走査線122の電圧Sgate(n)がLowレベルになってから1水平期間経過後、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)を2水平期間、Highレベルにする。 The main vertical drive circuit 131 drives the n-th main scanning line from the top after one horizontal period has elapsed since the voltage Sgate(n) of the n-th sub-scanning line 122 and the n+1-th sub-scanning line 122 from the top became Low level. The voltage Mgate(n) of the line 121 and the (n+1)th main scanning line 121 is set to High level for two horizontal periods.

上記以外の表示装置110の動作は、上述の“第1の例”と同様である。第2の例では、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、2水平期間となる。 The operations of the display device 110 other than those described above are the same as in the "first example" described above. In the second example, the period in which pixels (n, 1), (n, 2), ... and pixels (n+1, 1), (n+1, 2), ... are displayed black is 2 horizontal period.

(第3の例)
次に、図35を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置110の動作の第3の例について説明する。
(Third example)
Next, with reference to FIG. 35, a third example of the operation of the display device 110 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

副垂直駆動回路132は、上からn番目の副走査線122とn+1番目の副走査線122の電圧Sgate(n)を2水平期間、Highレベルにする。 The sub-vertical drive circuit 132 sets the voltage Sgate(n) of the n-th sub-scanning line 122 and the n+1-th sub-scanning line 122 from the top to High level for two horizontal periods.

上記以外の表示装置110の動作は、上述の“第1の例”と同様である。第3の例では、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、2水平期間となる。 The operations of the display device 110 other than those described above are the same as in the "first example" described above. In the third example, the period in which pixels (n, 1), (n, 2), ... and pixels (n+1, 1), (n+1, 2), ... are displayed black is 2 horizontal period.

上述の表示装置110の動作では、電圧Sgate(n)=Mgate(n-2)の関係にあるため、主垂直駆動回路31および副垂直駆動回路32を1つの垂直駆動回路に置き換えることも可能である。このような構成を採用した場合には、表示装置110の構成を簡略化することができる。 In the operation of the display device 110 described above, since the voltage Sgate(n)=Mgate(n-2) exists, it is also possible to replace the main vertical drive circuit 31 and the sub vertical drive circuit 32 with one vertical drive circuit. be. When such a configuration is adopted, the configuration of the display device 110 can be simplified.

[効果]
第2の実施形態に係る表示装置110では、コントローラ111が、黒ライン20Lの1回の移動距離が2画素以上、黒ライン20Lの幅以下とるように、2画素以上10画素以下の幅Wを有する黒ライン20Lを垂直方向または水平方向に転送する。これにより、1フィールドに1画素の移動速度で画面内を物体が移動した場合にも、横電界の影響が連続することを抑制することができる。したがって、黒ライン20Lの転送方向に依らずに、黒ライン20Lの転送方向に起因する動画残像・尾引きの発生を抑制することができる。
[effect]
In the display device 110 according to the second embodiment, the controller 111 sets a width W of 2 pixels or more and 10 pixels or less so that the distance of one movement of the black line 20L is 2 pixels or more and the width of the black line 20L or less. The black line 20L having the black line 20L is transferred vertically or horizontally. Thereby, even when an object moves within the screen at a moving speed of one pixel per field, it is possible to suppress the influence of the transverse electric field from continuing. Therefore, regardless of the transfer direction of the black line 20L, it is possible to suppress the occurrence of moving image afterimages and trailing caused by the transfer direction of the black line 20L.

[変形例]
液晶パネルの構成は、上述の第2の実施形態にて説明したものに限定されず、それとは異なる構成を採用するようにしてもよい。以下では、第2の実施形態とは異なる構成を有する液晶パネルの例について説明する。
[Modified example]
The structure of the liquid crystal panel is not limited to that described in the second embodiment, and a different structure may be adopted. Below, an example of a liquid crystal panel having a configuration different from that of the second embodiment will be described.

(変形例1)
まず、図36を参照して、変形例1の液晶パネル120Aの構成の一例について説明する。垂直方向に隣接する画素25は、上から順にペアを構成している。垂直方向にペアを構成する画素25は、液晶パネル120Aの水平方向に延びる直線に対して線対称の構造を有している。ペアを構成する画素25の主トランジスタ27は、同一の主走査線121に接続されている。このようにペアを構成する画素25同士は、同一の主走査線121を共用しているため、変形例1における主走査線121の本数は、第2の実施形態における主走査線121の本数の半分で済む。また、ペアを構成する画素25の副トランジスタ28は、同一の副走査線122に接続されている。このようにペアを構成する画素25同士は、同一の副走査線122を共用しているため、変形例1における副走査線122の本数は、第2の実施形態における副走査線122の本数の半分で済む。変形例1の液晶パネル120Aは、上記以外の点においては、第2の実施形態の液晶パネル120と同様である。
(Modification 1)
First, an example of the configuration of the liquid crystal panel 120A of Modification 1 will be described with reference to FIG. 36. Pixels 25 adjacent in the vertical direction constitute a pair from the top. The pixels 25 forming a pair in the vertical direction have a structure that is line symmetrical with respect to a straight line extending in the horizontal direction of the liquid crystal panel 120A. The main transistors 27 of the pixels 25 forming the pair are connected to the same main scanning line 121. Since the pixels 25 forming the pair share the same main scanning line 121 in this way, the number of main scanning lines 121 in Modification 1 is less than the number of main scanning lines 121 in the second embodiment. It only takes half. Further, the sub-transistors 28 of the pixels 25 forming the pair are connected to the same sub-scanning line 122. Since the pixels 25 forming the pair share the same sub-scanning line 122 in this way, the number of sub-scanning lines 122 in Modification 1 is less than the number of sub-scanning lines 122 in the second embodiment. It only takes half. The liquid crystal panel 120A of Modification 1 is the same as the liquid crystal panel 120 of the second embodiment except for the above points.

次に、図37を参照して、変形例1の液晶パネル120Aの動作の一例について説明する。副垂直駆動回路32は、上からn番目の副走査線22の電圧Sgate(n)を2水平期間、Highレベルにする。これにより、ペアを構成する画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・の副トランジスタ28がオンになり、(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・に保持容量線24の保持容量電圧Vcsが印加される。これにより、ペアを構成する画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・は黒表示となる。 Next, with reference to FIG. 37, an example of the operation of the liquid crystal panel 120A of Modification 1 will be described. The sub-vertical drive circuit 32 sets the voltage Sgate(n) of the n-th sub-scanning line 22 from the top to the High level for two horizontal periods. As a result, the sub-transistors 28 of the pixels (n, 1), (n, 2), . . . and the pixels (n+1, 1), (n+1, 2), . The holding capacitor voltage Vcs of the holding capacitor line 24 is applied to the pixels (n,1), (n,2), . . . and the pixels (n+1,1), (n+1,2), . As a result, the pixels (n, 1), (n, 2), . . . and the pixels (n+1, 1), (n+1, 2), . . . forming the pair are displayed in black.

主垂直駆動回路31は、上からn番目の副走査線22の電圧Sgate(n)がLowレベルになるタイミングで、上からn番目の主走査線21の電圧Mgate(n)を2水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・の主トランジスタ27が2水平期間、オンになり、画素(n,1)、(n,2)、・・・にそれぞれ各信号線123の電圧SigA(1)、SigA(2)、・・・が印加され、画素(n,1)、(n,2)、・・・は所定の階調表示となる。また、画素(n,1)、(n,2)、・・・とそれぞれペアを構成する画素(n+1,1)、(n+1,2)、・・・の主トランジスタ27が2水平期間、オンになり、画素(n+1,1)、(n+1,2)、・・・にそれぞれ各信号線124の電圧SigB(1)、SigB(2)、・・・が印加され、画素(n+1,1)、(n+1,2)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、2水平期間である。 The main vertical drive circuit 31 changes the voltage Mgate(n) of the n-th main scanning line 21 from the top for two horizontal periods at the timing when the voltage Sgate(n) of the n-th sub-scanning line 22 from the top becomes Low level. Set it to High level. As a result, the main transistors 27 of pixels (n, 1), (n, 2), . . . are turned on for two horizontal periods, and the main transistors 27 of pixels (n, 1), (n, 2), . The voltages SigA(1), SigA(2), . . . of each signal line 123 are applied, and the pixels (n, 1), (n, 2), . . . display a predetermined gradation. Also, the main transistors 27 of the pixels (n+1, 1), (n+1, 2), . . . , which form pairs with the pixels (n, 1), (n, 2), . The voltages SigB(1), SigB(2),... of each signal line 124 are applied to the pixels (n+1,1), (n+1,2),..., respectively, and the pixel (n+1,1) , (n+1, 2), . . . are displayed in a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black is two horizontal periods.

副垂直駆動回路132は、上からn番目の副走査線122の電圧Sgate(n)をLowレベルにするタイミングで、上からn+1番目の副走査線122の電圧Sgate(n+1)を2水平期間、Highレベルにする。 The sub-vertical drive circuit 132 changes the voltage Sgate(n+1) of the n+1-th sub-scanning line 122 from the top for two horizontal periods at the timing of setting the voltage Sgate(n) of the n-th sub-scanning line 122 from the top to Low level. Set it to High level.

主垂直駆動回路131は、上からn+1番目の副走査線122の電圧Sgate(n+1)がLowレベルになるタイミングで、上からn+1番目の主走査線121の電圧Mgate(n+1)を2水平期間、Highレベルにする。 The main vertical drive circuit 131 controls the voltage Mgate(n+1) of the n+1st main scanning line 121 from the top for two horizontal periods at the timing when the voltage Sgate(n+1) of the n+1th sub-scanning line 122 from the top becomes Low level. Set it to High level.

主垂直駆動回路131が、最も上から最も下までの主走査線121を上述のように駆動させると共に、副垂直駆動回路132が、最も上から最も下までの副走査線122を上述のように駆動させることで、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送される。 The main vertical drive circuit 131 drives the main scanning line 121 from the top to the bottom as described above, and the sub vertical drive circuit 132 drives the sub-scanning line 122 from the top to the bottom as described above. By driving, the black line 20L having a width W of two pixels is transferred in the vertical direction so that the distance of one movement is two pixels.

上述の液晶パネル120Aの動作では、電圧Sgate(n)=Mgate(n-1)の関係にあるため、主垂直駆動回路131および副垂直駆動回路132を1つの垂直駆動回路に置き換えることも可能である。このような構成を採用した場合には、液晶パネル120Aの構成を簡略化することができる。 In the operation of the liquid crystal panel 120A described above, since the voltage Sgate(n)=Mgate(n-1) exists, it is also possible to replace the main vertical drive circuit 131 and the sub vertical drive circuit 132 with one vertical drive circuit. be. When such a configuration is adopted, the configuration of the liquid crystal panel 120A can be simplified.

(変形例2)
図38を参照して、変形例2の液晶パネル120Bの等価回路の一例について説明する。水平方向に隣接する画素25は、左から順にペアを構成している。水平方向にペアを構成する画素25は、液晶パネル120Bの垂直方向に延びる直線に対して線対称の構造を有している。変形例2の液晶パネル120Aは、上記以外の点においては、第2の実施形態の液晶パネル120(図31参照)と同様である。
(Modification 2)
With reference to FIG. 38, an example of an equivalent circuit of liquid crystal panel 120B of Modification 2 will be described. Pixels 25 adjacent in the horizontal direction constitute a pair from the left. The pixels 25 forming a pair in the horizontal direction have a structure that is line symmetrical with respect to a straight line extending in the vertical direction of the liquid crystal panel 120B. The liquid crystal panel 120A of Modification 2 is the same as the liquid crystal panel 120 of the second embodiment (see FIG. 31) in points other than the above.

変形例2の液晶パネル120Aの動作は、第2の実施形態の液晶パネル120の動作(図33~図34参照)と同様であるので説明を省略する。 The operation of the liquid crystal panel 120A of Modification 2 is the same as the operation of the liquid crystal panel 120 of the second embodiment (see FIGS. 33 to 34), so a description thereof will be omitted.

(変形例3)
図39を参照して、変形例3の液晶パネル120Cの等価回路の一例について説明する。垂直方向に隣接する画素25は、上から順にペアを構成している。垂直方向にペアを構成する画素25は、液晶パネル120Aの水平方向に延びる直線に対して線対称の構造を有している。また、水平方向に隣接する画素25は、左から順にペアを構成している。水平方向にペアを構成する画素25は、液晶パネル120Bの垂直方向に延びる直線に対して線対称の構造を有している。変形例3の液晶パネル120Cは、上記以外の点においては、第2の実施形態の液晶パネル120(図31参照)と同様である。
(Modification 3)
An example of an equivalent circuit of a liquid crystal panel 120C according to modification 3 will be described with reference to FIG. 39. Pixels 25 adjacent in the vertical direction constitute a pair from the top. The pixels 25 forming a pair in the vertical direction have a structure that is line symmetrical with respect to a straight line extending in the horizontal direction of the liquid crystal panel 120A. Furthermore, horizontally adjacent pixels 25 constitute a pair in order from the left. The pixels 25 forming a pair in the horizontal direction have a structure that is line symmetrical with respect to a straight line extending in the vertical direction of the liquid crystal panel 120B. The liquid crystal panel 120C of Modification 3 is the same as the liquid crystal panel 120 of the second embodiment (see FIG. 31) in points other than the above.

変形例3の液晶パネル120Cの動作は、変形例1の液晶パネル120の動作(図37参照)と同様であるので説明を省略する。 The operation of the liquid crystal panel 120C of Modification 3 is the same as the operation of liquid crystal panel 120 of Modification 1 (see FIG. 37), so the explanation will be omitted.

(変形例4)
第1の実施形態では、黒ライン20Lの幅Wが1画素以上10画素以下である場合について説明したが、黒ライン20Lの幅Wが10画素を超えるようにしてもよい。例えば、黒ライン20Lが垂直方向に転送される場合には、黒ライン20Lの幅Wが、1画素以上、液晶パネル20の垂直方向が画素数未満、または1画素以上、液晶パネル20の垂直方向の画素数の半分以下とするようにしてもよい。また、黒ライン20Lが水平方向に転送される場合には、黒ライン20Lの幅Wが、1画素以上、液晶パネル20の水平方向が画素数未満、または1画素以上、液晶パネル20の水平方向の画素数の半分以下とするようにしてもよい。但し、輝度低下抑制の観点からすると、第1の実施形態におけるように、黒ライン20Lの幅Wは、10画素以下であることが好ましい。
(Modification 4)
In the first embodiment, a case has been described in which the width W of the black line 20L is 1 pixel or more and 10 pixels or less, but the width W of the black line 20L may be more than 10 pixels. For example, when the black line 20L is transferred in the vertical direction, the width W of the black line 20L is 1 pixel or more and less than the number of pixels in the vertical direction of the liquid crystal panel 20, or 1 pixel or more in the vertical direction of the liquid crystal panel 20. The number of pixels may be set to less than half of the number of pixels. In addition, when the black line 20L is transferred in the horizontal direction, the width W of the black line 20L is 1 pixel or more and less than the number of pixels in the horizontal direction of the liquid crystal panel 20, or 1 pixel or more in the horizontal direction of the liquid crystal panel 20. The number of pixels may be set to less than half of the number of pixels. However, from the viewpoint of suppressing luminance reduction, it is preferable that the width W of the black line 20L is 10 pixels or less, as in the first embodiment.

<3 第3の実施形態>
[表示装置の構成]
まず、図40を参照して、本開示の第3の実施形態に係る表示装置210の構成の一例について説明する。表示装置210は、コントローラ211と、液晶パネル220と、駆動部230とを備える。なお、第3の実施形態において、第1または第2の実施形態と同様の箇所には同一の符号を付して説明を省略する。
<3 Third embodiment>
[Display device configuration]
First, with reference to FIG. 40, an example of the configuration of a display device 210 according to the third embodiment of the present disclosure will be described. The display device 210 includes a controller 211, a liquid crystal panel 220, and a drive section 230. In addition, in the third embodiment, the same parts as in the first or second embodiment are given the same reference numerals, and the description thereof will be omitted.

(液晶パネル)
図41は、液晶パネル220の等価回路の一例を示す図である。液晶パネル220は、複数の副走査線(第2の走査線)122を有していないこと、および画素25に代えて画素225を有すること以外は、第2の実施形態における液晶パネル120(図31参照)と同様である。画素225は、副トランジスタ28を有していないこと以外は、第2の実施形態における画素25(図31参照)と同様である。
(LCD panel)
FIG. 41 is a diagram showing an example of an equivalent circuit of the liquid crystal panel 220. The liquid crystal panel 220 is similar to the liquid crystal panel 120 in the second embodiment (Fig. 31). The pixel 225 is similar to the pixel 25 in the second embodiment (see FIG. 31) except that it does not include the sub-transistor 28.

(駆動部)
駆動部230は、複数の主走査線121に接続された主垂直駆動回路(第1の垂直駆動回路)131と、複数の信号線123に接続された水平駆動回路(第1の水平駆動回路)133と、複数の信号線124に接続された水平駆動回路(第2の水平駆動回路)134とを有している。
(Drive part)
The drive unit 230 includes a main vertical drive circuit (first vertical drive circuit) 131 connected to the plurality of main scanning lines 121 and a horizontal drive circuit (first horizontal drive circuit) connected to the plurality of signal lines 123. 133, and a horizontal drive circuit (second horizontal drive circuit) 134 connected to the plurality of signal lines 124.

(コントローラ)
コントローラ111は、黒ライン20Lが表示画面内において垂直方向または水平方向に周期的に転送されるように、駆動部230を介して液晶パネル220を制御する。
(controller)
The controller 111 controls the liquid crystal panel 220 via the drive unit 230 so that the black line 20L is periodically transferred in the vertical or horizontal direction within the display screen.

[表示装置の動作]
(第1の例)
次に、図42を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置210の動作の第1の例について説明する。
[Operation of display device]
(First example)
Next, with reference to FIG. 42, a first example of the operation of the display device 210 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・の主トランジスタ27がオンになり、画素(n,1)、(n,2)、・・・にそれぞれ各信号線123の電圧(黒表示の電圧)SigA(1)、SigA(2)、・・・が印加される。また、画素(n+1,1)、(n+1,2)、・・・の主トランジスタ27がオンになり、画素(n+1,1)、(n+1,2)、・・・にそれぞれ各信号線124の電圧(黒表示の電圧)SigB(1)、SigB(2)、・・・が印加される。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・は黒表示となる。 The main vertical drive circuit 131 sets the voltage Mgate(n) of the n-th main scanning line 121 and the n+1-th main scanning line 121 from the top to High level for one horizontal period. As a result, the main transistors 27 of the pixels (n, 1), (n, 2), . . . are turned on, and the signal lines 123 of the pixels (n, 1), (n, 2), . voltages (voltages for black display) SigA(1), SigA(2), . . . are applied. Also, the main transistors 27 of the pixels (n+1,1), (n+1,2), . . . are turned on, and the respective signal lines 124 are Voltages (voltages for black display) SigB(1), SigB(2), . . . are applied. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになってから1水平期間経過後に、上からn番目の主走査線121の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・の主トランジスタ27がオンになり、画素(n,1)、(n,2)、・・・にそれぞれ各信号線123の電圧(所定の階調表示の電圧)SigA(1)、SigA(2)、・・・が印加される。また、画素(n+1,1)、(n+1,2)、・・・の主トランジスタ27がオンになり、画素(n+1,1)、(n+1,2)、・・・にそれぞれ各信号線124の電圧(所定の階調表示の電圧)SigB(1)、SigB(2)、・・・が印加される。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・は所定の階調表示となる。したがって、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、2水平期間である。 The main vertical drive circuit 131 starts the nth main scanning line from the top after one horizontal period has passed since the voltage Mgate(n) of the nth main scanning line 121 from the top and the n+1th main scanning line 121 becomes Low level. The voltage Mgate(n) on the line 121 is set to High level for one horizontal period. As a result, the main transistors 27 of the pixels (n, 1), (n, 2), . . . are turned on, and the signal lines 123 of the pixels (n, 1), (n, 2), . voltages (voltages for predetermined gradation display) SigA(1), SigA(2), . . . are applied. Also, the main transistors 27 of the pixels (n+1,1), (n+1,2), . . . are turned on, and the respective signal lines 124 are Voltages (voltages for predetermined gradation display) SigB(1), SigB(2), . . . are applied. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display a predetermined gradation. Therefore, the period during which pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black is two horizontal periods.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになってから1水平期間経過後に、上からn+2番目の主走査線121とn+3番目の主走査線121の電圧Mgate(n+2)を1水平期間、Highレベルにする。これにより、画素(n+2,1)、(n+2,2)、・・・の主トランジスタ27がオンになり、画素(n+2,1)、(n+2,2)、・・・にそれぞれ各信号線123の電圧(黒表示の電圧)SigA(1)、SigA(2)、・・・が印加される。また、画素(n+3,1)、(n+3,2)、・・・の主トランジスタ27がオンになり、画素(n+3,1)、(n+3,2)、・・・にそれぞれ各信号線124の電圧(黒表示の電圧)SigB(1)、SigB(2)、・・・が印加される。これにより、画素(n+2,1)、(n+2,2)、・・・、および画素(n+3,1)、(n+3,2)、・・・は黒表示となる。 The main vertical drive circuit 131 drives the n+2nd main scanning line from the top after one horizontal period has passed since the voltage Mgate(n) of the nth main scanning line 121 from the top and the n+1th main scanning line 121 becomes Low level. The voltage Mgate(n+2) of the line 121 and the n+3rd main scanning line 121 is set to High level for one horizontal period. As a result, the main transistors 27 of the pixels (n+2,1), (n+2,2), . voltages (voltages for black display) SigA(1), SigA(2), . . . are applied. In addition, the main transistors 27 of the pixels (n+3,1), (n+3,2), . . . are turned on, and the respective signal lines 124 are Voltages (voltages for black display) SigB(1), SigB(2), . . . are applied. As a result, pixels (n+2, 1), (n+2, 2), . . . and pixels (n+3, 1), (n+3, 2), . . . display black.

主垂直駆動回路131は、上からn+2番目の主走査線121とn+3番目の主走査線121の電圧Mgate(n+1)がLowレベルになってから1水平期間経過後に、上からn+2番目の主走査線121とn+3番目の主走査線121の電圧Mgate(n+2)を1水平期間、Highレベルにする。これにより、画素(n+2,1)、(n+2,2)、・・・の主トランジスタ27がオンになり、画素(n+2,1)、(n+2,2)、・・・にそれぞれ各信号線123の電圧(所定の階調表示の電圧)SigA(1)、SigA(2)、・・・が印加される。また、画素(n+3,1)、(n+3,2)、・・・の主トランジスタ27がオンになり、画素(n+3,1)、(n+3,2)、・・・にそれぞれ各信号線123の電圧(所定の階調表示の電圧)SigB(1)、SigB(2)、・・・が印加される。これにより、画素(n+2,1)、(n+2,2)、・・・、および画素(n+3,1)、(n+3,2)、・・・は所定の階調表示となる。 The main vertical drive circuit 131 starts the n+2 main scanning line from the top after one horizontal period has elapsed since the voltage Mgate (n+1) of the n+2nd main scanning line 121 and the n+3rd main scanning line 121 from the top became Low level. The voltage Mgate(n+2) of the line 121 and the n+3rd main scanning line 121 is set to High level for one horizontal period. As a result, the main transistors 27 of the pixels (n+2,1), (n+2,2), . voltages (voltages for predetermined gradation display) SigA(1), SigA(2), . . . are applied. Also, the main transistors 27 of the pixels (n+3,1), (n+3,2), . . . are turned on, and the respective signal lines 123 are Voltages (voltages for predetermined gradation display) SigB(1), SigB(2), . . . are applied. As a result, pixels (n+2,1), (n+2,2), . . . and pixels (n+3,1), (n+3,2), . . . display a predetermined gradation.

主垂直駆動回路131が、最も上から最も下までの主走査線121を上述のように駆動させることで、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送させることができる。
(第2の例)
次に、図43を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置210の動作の第1の例について説明する。
The main vertical drive circuit 131 drives the main scanning line 121 from the top to the bottom as described above, so that the black line 20L having a width W of 2 pixels is moved one time by 2 pixels. can be transferred vertically.
(Second example)
Next, with reference to FIG. 43, a first example of the operation of the display device 210 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになってから4水平期間経過後に、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)を1水平期間、Highレベルにする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)は所定の階調表示となる。したがって、画素(n,1)および画素(n+1,1)、(n+1,2)、・・・が黒表示となる期間は、5水平期間である。上記以外の表示装置110の動作は、上述の“第1の例”と同様である。 The main vertical drive circuit 131 starts the nth main scanning line from the top after four horizontal periods have passed since the voltage Mgate(n) of the nth main scanning line 121 from the top and the n+1th main scanning line 121 becomes Low level. The voltage Mgate(n) of the line 121 and the (n+1)th main scanning line 121 is set to High level for one horizontal period. As a result, pixels (n, 1), (n, 2), . . . , and pixel (n+1, 1) display a predetermined gradation. Therefore, the period during which pixel (n, 1), pixels (n+1, 1), (n+1, 2), . . . display black is five horizontal periods. The operations of the display device 110 other than those described above are the same as in the "first example" described above.

(第3の例)
次に、図44を参照して、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送するときの表示装置210の動作の第3の例について説明する。
(Third example)
Next, with reference to FIG. 44, a third example of the operation of the display device 210 when transferring the black line 20L having a width W of 2 pixels in the vertical direction so that the distance of one movement is 2 pixels. I will explain about it.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)を2水平期間、Highレベルにする。水平駆動回路133は、上からn番目の主走査線121の電圧Mgate(n)がハイレベルになるタイミングで、各信号線123の電圧SigA(1)、SigA(2)・・・を黒表示の電圧にする。また、水平駆動回路134は、上からn+1番目の主走査線121の電圧Mgate(n)がハイレベルになるタイミングで、各信号線124の電圧SigB(1)、SigB(2)・・・を黒表示の電圧にする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が黒表示となる。 The main vertical drive circuit 131 sets the voltage Mgate(n) of the n-th main scanning line 121 and the n+1-th main scanning line 121 from the top to High level for two horizontal periods. The horizontal drive circuit 133 displays the voltages SigA(1), SigA(2), etc. of each signal line 123 in black at the timing when the voltage Mgate(n) of the n-th main scanning line 121 from the top becomes high level. voltage. Further, the horizontal drive circuit 134 controls the voltages SigB(1), SigB(2), etc. of each signal line 124 at the timing when the voltage Mgate(n) of the n+1-th main scanning line 121 from the top becomes high level. Set the voltage to display black. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black.

水平駆動回路133は、上からn番目の主走査線121とn+1番目の電圧Mgate(n)がハイレベルになってから1水平期間経過後、各信号線123の電圧SigA(1)、SigA(2)、・・・を所定の階調表示の電圧にする。また、水平駆動回路134は、上からn番目の主走査線121とn+1番目の電圧Mgate(n)がハイレベルになってから1水平期間経過後、各信号線124の電圧SigB(1)、SigB(2)、・・・を所定の階調表示の電圧にする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が、所定の階調表示となる。 The horizontal drive circuit 133 changes the voltages SigA(1), SigA( 2) Set , . . . to voltages for predetermined gradation display. Further, after one horizontal period has passed since the n-th main scanning line 121 and the n+1-th voltage Mgate(n) from the top become high level, the horizontal drive circuit 134 controls the voltage SigB(1) of each signal line 124, SigB(2), . . . are set to voltages for predetermined gradation display. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display a predetermined gradation.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになるタイミングで、上からn+2番目の主走査線121とn+3番目の電圧Mgate(n+2)を2水平期間、Highレベルにする。 The main vertical drive circuit 131 drives the n+2 main scanning line 121 from the top and the n+3 The voltage Mgate(n+2) is set to High level for two horizontal periods.

主垂直駆動回路131が、最も上から最も下までの主走査線121を上述のように駆動させると共に、水平駆動回路133および水平駆動回路134が最も左から最も右までの信号線123および信号線124を上述のように駆動させることで、2画素の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送される。 The main vertical drive circuit 131 drives the main scanning line 121 from the top to the bottom as described above, and the horizontal drive circuit 133 and the horizontal drive circuit 134 drive the signal line 123 and the signal line from the left to the right. 124 as described above, the black line 20L having a width W of two pixels is transferred in the vertical direction so that the distance traveled at one time is two pixels.

[効果]
第3の実施形態に係る表示装置210では、コントローラ211が、黒ライン20Lの1回の移動距離が2画素以上、黒ライン20Lの幅以下とるように、黒ライン20Lを垂直方向または水平方向に転送する。したがって、第2の実施形態に係る表示装置110と同様の効果を得ることができる。
[effect]
In the display device 210 according to the third embodiment, the controller 211 moves the black line 20L vertically or horizontally so that the distance the black line 20L moves at one time is at least two pixels and at most the width of the black line 20L. Forward. Therefore, the same effects as the display device 110 according to the second embodiment can be obtained.

[変形例]
まず、図45を参照して、変形例の液晶パネル220Aの等価回路の一例について説明する。垂直方向に隣接する画素225は、上から順にペアを構成している。垂直方向にペアを構成する画素225は、液晶パネル220Aの水平方向に延びる直線に対して線対称の構造を有している。ペアを構成する画素225の主トランジスタ27は、同一の主走査線121に接続されている。このようにペアを構成する画素225同士は、同一の主走査線121を共用しているため、変形例における主走査線121の本数は、第3の実施形態における主走査線121の本数の半分で済む。変形例の液晶パネル220Aは、上記以外の点においては、第3の実施形態の液晶パネル220と同様である。
[Modified example]
First, with reference to FIG. 45, an example of an equivalent circuit of a modified liquid crystal panel 220A will be described. Pixels 225 adjacent in the vertical direction constitute a pair from the top. The pixels 225 forming a pair in the vertical direction have a structure that is line symmetrical with respect to a straight line extending in the horizontal direction of the liquid crystal panel 220A. The main transistors 27 of the pixels 225 forming the pair are connected to the same main scanning line 121. Since the pixels 225 forming the pair share the same main scanning line 121 in this way, the number of main scanning lines 121 in the modified example is half the number of main scanning lines 121 in the third embodiment. That's enough. The liquid crystal panel 220A of the modified example is the same as the liquid crystal panel 220 of the third embodiment except for the above points.

次に、図46を参照して、変形例の液晶パネル220Aの動作の一例について説明する。主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の電圧Mgate(n)を1水平期間、Highレベルにする。水平駆動回路133は、上からn番目の主走査線121とn+1番目の電圧Mgate(n)がハイレベルとなるタイミングで、各信号線123の電圧SigA(1)、SigA(2)、・・・を黒表示の電圧にする。また、水平駆動回路134は、各信号線124の電圧SigB(1)、SigB(2)、・・・を黒表示の電圧にする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が、黒表示となる。 Next, an example of the operation of the modified liquid crystal panel 220A will be described with reference to FIG. 46. The main vertical drive circuit 131 sets the n-th main scanning line 121 from the top and the voltage Mgate(n) of the n+1-th from the top to High level for one horizontal period. The horizontal drive circuit 133 changes the voltages SigA(1), SigA(2), . . . of each signal line 123 at the timing when the nth main scanning line 121 and the n+1th voltage Mgate(n) from the top become high level.・Set the voltage to display black. Further, the horizontal drive circuit 134 sets the voltages SigB(1), SigB(2), . . . of each signal line 124 to voltages for black display. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display black.

主垂直駆動回路131は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになってから2水平期間経過後、上からn番目の主走査線121とn+1番目の電圧Mgate(n)を1水平期間、Highレベルにする。水平駆動回路133は、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がハイレベルとなるタイミングで、各信号線123の電圧SigA(1)、SigA(2)、・・・を所定の階調表示の電圧にする。また、水平駆動回路134は、各信号線124の電圧SigB(1)、SigB(2)、・・・を所定の階調表示の電圧にする。これにより、画素(n,1)、(n,2)、・・・、および画素(n+1,1)、(n+1,2)、・・・が、所定の階調表示となる。 The main vertical drive circuit 131 starts the nth main scanning line from the top after two horizontal periods have passed since the voltage Mgate(n) of the nth main scanning line 121 from the top and the n+1th main scanning line 121 becomes Low level. The line 121 and the (n+1)th voltage Mgate(n) are set to High level for one horizontal period. The horizontal drive circuit 133 changes the voltages SigA(1), SigA( 2) Set , . . . to voltages for predetermined gradation display. Further, the horizontal drive circuit 134 sets the voltages SigB(1), SigB(2), . . . of each signal line 124 to voltages for predetermined gradation display. As a result, pixels (n, 1), (n, 2), . . . and pixels (n+1, 1), (n+1, 2), . . . display a predetermined gradation.

主垂直駆動回路131は、画素(n,1)および画素(n+,1)に通常の映像信号に基づく電圧が印加されるタイミングで、上からn+2番目の主走査線121とn+3番目の電圧Mgate(n)を1水平期間、Highレベルにする。 The main vertical drive circuit 131 connects the n+2nd main scanning line 121 from the top to the n+3rd voltage Mgate at the timing when a voltage based on a normal video signal is applied to the pixel (n, 1) and the pixel (n+, 1). (n) is set to High level for one horizontal period.

主垂直駆動回路131が、上からn番目の主走査線121とn+1番目の主走査線121の電圧Mgate(n)がLowレベルになってから1水平期間経過後、上からn+2番目の主走査線121とn+3番目の電圧Mgate(n+1)を1水平期間、Highレベルにする。 After one horizontal period has elapsed since the voltage Mgate(n) of the n-th main scanning line 121 and the n+1-th main scanning line 121 from the top became Low level, the main vertical drive circuit 131 starts the n+2-th main scanning line from the top. The line 121 and the (n+3)th voltage Mgate (n+1) are set to High level for one horizontal period.

最も上から最も下までの主走査線121を上述のように駆動させると共に、水平駆動回路133および水平駆動回路134が最も左から最も右までの信号線123および信号線124を上述のように駆動させることで、2画素以上の幅Wを有する黒ライン20Lを1回の移動距離が2画素となるように垂直方向に転送される。 The main scanning line 121 from the top to the bottom is driven as described above, and the horizontal drive circuit 133 and horizontal drive circuit 134 drive the signal line 123 and signal line 124 from the leftmost to the rightmost as described above. By doing so, the black line 20L having a width W of two pixels or more is transferred in the vertical direction so that the distance of one movement is two pixels.

<4 第4の実施形態>
[表示装置の構成]
まず、図47を参照して、本開示の第4の実施形態に係る表示装置310の構成の一例について説明する。表示装置310は、コントローラ311と、液晶パネル320と、駆動部330とを備える。なお、第4の実施形態において、第1の実施形態と同様の箇所には同一の符号を付して説明を省略する。
<4 Fourth embodiment>
[Display device configuration]
First, with reference to FIG. 47, an example of the configuration of a display device 310 according to the fourth embodiment of the present disclosure will be described. The display device 310 includes a controller 311, a liquid crystal panel 320, and a drive section 330. Note that in the fourth embodiment, the same parts as in the first embodiment are given the same reference numerals, and the description thereof will be omitted.

(液晶パネル)
図48は、液晶パネル320の等価回路の一例を示す図である。液晶パネル320は、複数の副走査線(第2の走査線)22を有していないこと、および画素25に代えて画素325を有すること以外は、第1の実施形態における液晶パネル20と同様である。画素325は、副トランジスタ28を有していないこと以外は、第1の実施形態における画素25と同様である。
(LCD panel)
FIG. 48 is a diagram showing an example of an equivalent circuit of the liquid crystal panel 320. The liquid crystal panel 320 is the same as the liquid crystal panel 20 in the first embodiment except that it does not have the plurality of sub-scanning lines (second scanning lines) 22 and has a pixel 325 instead of the pixel 25. It is. The pixel 325 is similar to the pixel 25 in the first embodiment except that it does not include the sub-transistor 28.

(駆動部)
駆動部230は、複数の主走査線21に接続された主垂直駆動回路(第1の垂直駆動回路)31と、複数の信号線23に接続された水平駆動回路(第1の水平駆動回路)33とを有している。
(Drive part)
The drive unit 230 includes a main vertical drive circuit (first vertical drive circuit) 31 connected to the plurality of main scanning lines 21 and a horizontal drive circuit (first horizontal drive circuit) connected to the plurality of signal lines 23. It has 33.

(コントローラ)
コントローラ311は、黒ライン20Lが表示画面内において垂直方向または水平方向に周期的に転送されるように、駆動部330を介して液晶パネル320を制御する。
(controller)
The controller 311 controls the liquid crystal panel 320 via the drive unit 330 so that the black line 20L is periodically transferred in the vertical or horizontal direction within the display screen.

[表示装置の動作]
(第1の例)
次に、図49を参照して、黒ライン20Lを垂直方向に転送するときの表示装置310の動作の第1の例について説明する。
[Operation of display device]
(First example)
Next, with reference to FIG. 49, a first example of the operation of the display device 310 when transferring the black line 20L in the vertical direction will be described.

主垂直駆動回路31は、上からn番目の主走査線21を規定期間(例えば1水平期間より短い期間)、Highレベルにする。水平駆動回路33は、上からn番目の主走査線21の電圧Mgate(n)がハイレベルとなるタイミングで、各信号線23の電圧Sig(1)、Sig(2)、・・・を黒表示の電圧にする。これにより、画素pix(n,1)、pix(n+1,1)、・・・に黒表示の電圧が印加され、画素pix(n,1)、pix(n+1,1)、・・・は黒表示となる。 The main vertical drive circuit 31 sets the n-th main scanning line 21 from the top to a high level for a prescribed period (for example, a period shorter than one horizontal period). The horizontal drive circuit 33 turns the voltages Sig(1), Sig(2), . Set to the indicated voltage. As a result, a voltage for black display is applied to the pixels pix(n,1), pix(n+1,1), . . . , and the pixels pix(n, 1), pix(n+1, 1), . will be displayed.

主垂直駆動回路31は、上からn番目の主走査線121の電圧Mgate(n)がLowレベルになってから規定期間(例えば1水平期間より長い期間)経過後、上からn番目の主走査線21を規定期間(例えば1水平期間より短い期間)、Highレベルにする。水平駆動回路33は、上からn番目の主走査線21の電圧Mgate(n)がハイレベルとなるタイミングで、各信号線123の電圧Sig(1)、Sig(2)、・・・を所定の階調表示の電圧にする。これにより、画素pix(n,1)、pix(n,2)、・・・に所定の階調表示の電圧が印加され、画素pix(n,1)、pix(n,2)、・・・は所定の階調表示となる。 The main vertical drive circuit 31 starts the n-th main scanning line 121 from the top after a specified period (for example, a period longer than one horizontal period) has passed since the voltage Mgate(n) of the n-th main scanning line 121 from the top becomes Low level. The line 21 is set to a high level for a specified period (for example, a period shorter than one horizontal period). The horizontal drive circuit 33 predetermines the voltages Sig(1), Sig(2), etc. of each signal line 123 at the timing when the voltage Mgate(n) of the n-th main scanning line 21 from the top becomes high level. Set the voltage to the gradation display voltage. As a result, a voltage for a predetermined gradation display is applied to the pixels pix(n,1), pix(n,2),..., and the pixels pix(n,1), pix(n,2),...・ indicates a predetermined gradation.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、水平駆動回路33が最も左から最も右までの信号線23を上述のように駆動させることで、黒ライン20Lを垂直方向に転送することができる。 The main vertical drive circuit 31 drives the main scanning lines 21 from the top to the bottom as described above, and the horizontal drive circuit 33 drives the signal lines 23 from the leftmost to the rightmost as described above. , the black line 20L can be transferred in the vertical direction.

なお、黒表示の期間は第1の例に限定されるものではなく、画素pix(n,1)、pix(n,2)、・・・に対する黒表示の電圧の印加から、所定の階調表示の電圧の印加までの時間を調整することで、図50に示すように、黒表示の期間をさらに長くし、例えば3水平期間程度にするようにしてもよい。 Note that the period of black display is not limited to the first example, and the period of black display is not limited to the first example. By adjusting the time until application of the display voltage, the black display period may be further lengthened, for example, to about three horizontal periods, as shown in FIG. 50.

(第2の例)
次に、図51を参照して、黒ライン20Lを垂直方向に転送するときの表示装置310の動作の第2の例について説明する。
(Second example)
Next, with reference to FIG. 51, a second example of the operation of the display device 310 when transferring the black line 20L in the vertical direction will be described.

主垂直駆動回路31は、上からn番目の主走査線21を1水平期間、Highレベルにする。水平駆動回路33は、上からn番目の主走査線21の電圧Mgate(n)がハイレベルとなるタイミングで、各信号線23の電圧Sig(1)、Sig(2)、・・・を黒表示の電圧にする。これにより、画素pix(n,1)、pix(n,2)、・・・に黒表示の電圧が印加され、画素pix(n,1)、pix(n,2)、・・・は黒表示となる。 The main vertical drive circuit 31 sets the n-th main scanning line 21 from the top to High level for one horizontal period. The horizontal drive circuit 33 turns the voltages Sig(1), Sig(2), . Set to the indicated voltage. As a result, a voltage for black display is applied to pixels pix (n, 1), pix (n, 2), ..., and pixels pix (n, 1), pix (n, 2), ... are black. will be displayed.

水平駆動回路33は、上からn番目の主走査線21の電圧Mgate(n)がハイレベルとなってから1水平期間経過する前に、すなわち上からn番目の主走査線21の電圧Mgate(n)がLowレベルになる前に、各信号線23の電圧Sig(1)、Sig(2)、・・・を所定の階調表示の電圧にする。これにより、画素pix(n,1)、pix(n,2)、・・・に所定の階調表示の電圧が印加され、画素pix(n,1)、pix(n,2)、・・・は所定の階調表示となる。 The horizontal drive circuit 33 drives the voltage Mgate(n) of the n-th main scanning line 21 from the top before one horizontal period has elapsed since the voltage Mgate(n) of the n-th main scanning line 21 from the top becomes high level. Before the voltage Sig(1), Sig(2), . As a result, a voltage for a predetermined gradation display is applied to the pixels pix(n,1), pix(n,2),..., and the pixels pix(n,1), pix(n,2),...・ indicates a predetermined gradation.

主垂直駆動回路31が、最も上から最も下までの主走査線21を上述のように駆動させると共に、水平駆動回路33が最も左から最も右までの信号線23を上述のように駆動させることで、黒ライン20Lを垂直方向に転送することができる。 The main vertical drive circuit 31 drives the main scanning lines 21 from the top to the bottom as described above, and the horizontal drive circuit 33 drives the signal lines 23 from the leftmost to the rightmost as described above. , the black line 20L can be transferred in the vertical direction.

[効果]
第4の実施形態に係る表示装置310では、コントローラ211が、黒ライン20Lを垂直方向または水平方向に転送するので、第1の実施形態に係る表示装置110と同様の効果を得ることができる。また、液晶パネル320の構成を、第1の実施形態における液晶パネル20に比べて簡略化することができる。
[effect]
In the display device 310 according to the fourth embodiment, since the controller 211 transfers the black line 20L in the vertical or horizontal direction, it is possible to obtain the same effect as the display device 110 according to the first embodiment. Further, the configuration of the liquid crystal panel 320 can be simplified compared to the liquid crystal panel 20 in the first embodiment.

[変形例]
第4の実施形態では、表示装置310が、黒ライン20Lを転送し動画残像・尾引きの発生を抑制する方法について説明したが、黒ライン20Lの転送以外の方法により動画残像・尾引きの発生を抑制するようにしてもよい。
[Modified example]
In the fourth embodiment, a method has been described in which the display device 310 transfers the black line 20L to suppress the occurrence of video afterimages and trailing. may be suppressed.

例えば、表示装置310が検出部(図示せず)をさらに備え、この検出部が、図52Aに示すように、移動する物体340が存在するエリアを映像中で検出するようにしてもよい。そして、コントローラ311が、検出部が検出したエリア(以下「検出エリア」という。)に黒表示341を局所的に挿入することにより、動画残像・尾引きの発生を抑制するようにしてもよい。検出部は、例えばIC(Integrated Circuit)等により構成されている。黒表示341は、例えば、1フィールドまたは2フィールド以上の規定期間挿入される。 For example, the display device 310 may further include a detection unit (not shown), and this detection unit may detect an area in the video where a moving object 340 is present, as shown in FIG. 52A. The controller 311 may suppress the occurrence of video afterimages and trailing by locally inserting a black display 341 in the area detected by the detection unit (hereinafter referred to as "detection area"). The detection section is configured by, for example, an IC (Integrated Circuit). The black display 341 is inserted for a specified period of one field or two or more fields, for example.

黒表示341の形状としては、例えば矩形状が挙げられるが、移動する物体340が隠れる形状であることが好ましく、矩形状に特に限定されるものではない。例えば、黒表示341の形状は、図52Bに示すように、液晶パネル320の垂直方向に伸びる帯状であってもよいし、図52Cに示すように、液晶パネル320の垂直方向に伸びる帯状であってもよい。また、図52Dに示すように、黒色のストライプ等の規定のパターンや模様等が表示されるようにしてもよい。上述の例では、検出エリアに黒表示341を挿入する場合について説明したが、検出エリアに白表示または任意の中間調の表示を挿入するようにしてもよいし、検出エリアに黒表示341と白表示を交互に表示するようにしてもよい。
Examples of the shape of the black display 341 include a rectangular shape, but it is preferable that the shape hides the moving object 340, and is not particularly limited to the rectangular shape. For example, the shape of the black display 341 may be a strip shape extending in the vertical direction of the liquid crystal panel 320, as shown in FIG. 52B, or a strip shape extending in the vertical direction of the liquid crystal panel 320, as shown in FIG. 52C. You can. Further, as shown in FIG. 52D, a prescribed pattern or pattern such as a black stripe may be displayed. In the above example, the case where the black display 341 is inserted in the detection area has been explained, but it is also possible to insert a white display or an arbitrary intermediate tone display in the detection area, or a black display 341 and a white display in the detection area. The display may be displayed alternately.

<5 第5の実施形態>
次に、図53を参照して、本開示の第5の実施形態に係る電子機器410について説明する。電子機器410は、例えば、板状の筐体の主面に表示面411を備えた携帯端末である。電子機器410は、例えば、表示面411の位置に表示装置412を備えている。表示装置412は、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかである。第5の実施形態に係る電子機器410では、表示装置412として、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかが設けられているので、上記各実施形態と同様の効果が得られる。
<5 Fifth embodiment>
Next, with reference to FIG. 53, an electronic device 410 according to a fifth embodiment of the present disclosure will be described. The electronic device 410 is, for example, a mobile terminal that includes a display surface 411 on the main surface of a plate-shaped housing. The electronic device 410 includes, for example, a display device 412 at the position of the display surface 411. The display device 412 is any one of the display devices 10, 110, 210, and 310 according to the above-described first to fourth embodiments and modifications thereof. In the electronic device 410 according to the fifth embodiment, any one of the display devices 10, 110, 210, and 310 according to the above-described first to fourth embodiments and their modifications is provided as the display device 412. Therefore, the same effects as in each of the above embodiments can be obtained.

<6 第6の実施形態>
次に、図54を参照して、本開示の第5の実施形態に係る電子機器510について説明する。電子機器510は、例えば、折りたたみ可能な2枚の板状の筐体のうちの一方の筐体の主面に表示面511を備えたノート型のパーソナルコンピュータである。電子機器510は、例えば、表示面511の位置に表示装置512を備えている。表示装置512は、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかである。第6の実施形態に係る電子機器510では、表示装置512として、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかが設けられているので、上記各実施形態と同様の効果が得られる。
<6 Sixth embodiment>
Next, with reference to FIG. 54, an electronic device 510 according to a fifth embodiment of the present disclosure will be described. The electronic device 510 is, for example, a notebook personal computer that has a display surface 511 on the main surface of one of two foldable plate-shaped casings. The electronic device 510 includes, for example, a display device 512 at the position of the display surface 511. The display device 512 is any one of the display devices 10, 110, 210, and 310 according to the above-described first to fourth embodiments and modifications thereof. In the electronic device 510 according to the sixth embodiment, any one of the display devices 10, 110, 210, and 310 according to the above-described first to fourth embodiments and their modifications is provided as the display device 512. Therefore, the same effects as in each of the above embodiments can be obtained.

<7 第7の実施形態>
[プロジェクタの構成]
次に、図55を参照して、本開示の第6の実施形態に係るプロジェクタ600について説明する。プロジェクタ600は、本開示の「投射型表示装置」の一具体例に対応する。プロジェクタ600は、例えば、光源装置601、画像生成システム602および投射光学系603を備えている。
<7 Seventh embodiment>
[Projector configuration]
Next, with reference to FIG. 55, a projector 600 according to a sixth embodiment of the present disclosure will be described. The projector 600 corresponds to a specific example of a "projection type display device" of the present disclosure. The projector 600 includes, for example, a light source device 601, an image generation system 602, and a projection optical system 603.

画像生成システム602は、光源装置601から出射された光(例えば白色光)を映像信号に基づいて変調することにより複数色の画像光を生成し、生成した複数色の画像光を合成した上で、投射光学系603に出射するようになっている。画像生成システム602は、照明光学系610、画像生成部620および画像合成部630を有している。投射光学系603は、画像生成システム602から出射された画像光(合成された画像光)をスクリーン等に投射するようになっている。画像生成システム602は、本開示の「光変調部」の一具体例に対応する。投射光学系603は、本開示の「投射部」の一具体例に対応する。 The image generation system 602 generates image light of multiple colors by modulating the light (for example, white light) emitted from the light source device 601 based on a video signal, synthesizes the generated image light of multiple colors, and then generates image light of multiple colors. , and is emitted to a projection optical system 603. The image generation system 602 includes an illumination optical system 610, an image generation section 620, and an image composition section 630. The projection optical system 603 projects the image light (combined image light) emitted from the image generation system 602 onto a screen or the like. The image generation system 602 corresponds to a specific example of the "light modulation unit" of the present disclosure. The projection optical system 603 corresponds to a specific example of the "projection section" of the present disclosure.

照明光学系610は、光源装置601から出射された光(例えば白色光)を複数の色光に分解するものである。照明光学系610は、例えば、インテグレータ素子611、偏光変換素子612、集光レンズ613、ダイクロイックミラー614、615およびミラー616~618を有している。インテグレータ素子611は、例えば、フライアイレンズ611aおよびフライアイレンズ611bを有している。フライアイレンズ611aは、2次元配置された複数のマイクロレンズを有している。フライアイレンズ611bも、2次元配置された複数のマイクロレンズを有している。フライアイレンズ611aは、光源装置601から出射された光(例えば白色光)を複数の光束に分割し、フライアイレンズ611bにおける各マイクロレンズに結像させるようになっている。フライアイレンズ611bは、二次光源として機能し、輝度の揃った複数の平行光を、偏光変換素子612に入射させるようになっている。ダイクロイックミラー614、615は、所定の波長域の色光を選択的に反射し、それ以外の波長域の光を透過させるようになっている。ダイクロイックミラー614は、例えば、赤色光を選択的に反射するようになっている。ダイクロイックミラー615は、例えば、緑色光を選択的に反射するようになっている。 The illumination optical system 610 separates the light (for example, white light) emitted from the light source device 601 into a plurality of colored lights. The illumination optical system 610 includes, for example, an integrator element 611, a polarization conversion element 612, a condenser lens 613, dichroic mirrors 614 and 615, and mirrors 616 to 618. The integrator element 611 includes, for example, a fly's eye lens 611a and a fly's eye lens 611b. The fly's eye lens 611a has a plurality of microlenses arranged two-dimensionally. The fly's eye lens 611b also includes a plurality of microlenses arranged two-dimensionally. The fly's eye lens 611a is configured to split the light (for example, white light) emitted from the light source device 601 into a plurality of light beams, and form an image on each microlens in the fly's eye lens 611b. The fly's eye lens 611b functions as a secondary light source and allows a plurality of parallel lights with uniform brightness to enter the polarization conversion element 612. The dichroic mirrors 614 and 615 selectively reflect colored light in a predetermined wavelength range and transmit light in other wavelength ranges. For example, the dichroic mirror 614 selectively reflects red light. The dichroic mirror 615 is configured to selectively reflect green light, for example.

画像生成部620は、外部から入力された各色に対応する映像信号に基づいて、照明光学系610によって分解された各色光を変調し、各色の画像光を生成するものである。画像生成部620は、例えば、赤色光用のライトバルブ621、緑色光用のライトバルブ622、青色光用のライトバルブ623を有している。赤色光用のライトバルブ621は、外部から入力された赤色に対応する映像信号に基づいて、照明光学系610から入力された赤色光を変調し、赤色の画像光を生成するものである。緑色光用のライトバルブ622は、外部から入力された緑色に対応する映像信号に基づいて、照明光学系610から入力された緑色光を変調し、緑色の画像光を生成するものである。青色光用のライトバルブ623は、外部から入力された青色に対応する映像信号に基づいて、照明光学系610から入力された青色光を変調し、青色の画像光を生成するものである。赤色光用のライトバルブ621、緑色光用のライトバルブ622、および青色光用のライトバルブ623は、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかによって構成されている。なお、赤色光用のライトバルブ621、緑色光用のライトバルブ622、および青色光用のライトバルブ623の駆動が一つのコントローラ(制御回路)で制御されるようにしてもよい。 The image generation unit 620 modulates each color light separated by the illumination optical system 610 based on a video signal corresponding to each color input from the outside, and generates each color image light. The image generation unit 620 includes, for example, a light valve 621 for red light, a light valve 622 for green light, and a light valve 623 for blue light. The light valve 621 for red light modulates the red light input from the illumination optical system 610 based on the video signal corresponding to red input from the outside, and generates red image light. The light valve 622 for green light modulates the green light input from the illumination optical system 610 based on a video signal corresponding to green input from the outside, and generates green image light. The light valve 623 for blue light modulates the blue light input from the illumination optical system 610 based on a video signal corresponding to blue input from the outside, and generates blue image light. The light valve 621 for red light, the light valve 622 for green light, and the light valve 623 for blue light are the display devices 10, 110, 210 according to the above-described first to fourth embodiments and modifications thereof, 310. Note that the driving of the light valve 621 for red light, the light valve 622 for green light, and the light valve 623 for blue light may be controlled by one controller (control circuit).

画像合成部630は、画像生成部620で生成された各色の画像光を合成し、カラー画像光を生成するものである。 The image combining section 630 combines the image lights of each color generated by the image generating section 620 to generate color image light.

[効果]
第7の実施形態に係るプロジェクタ600では、赤色光用のライトバルブ621、緑色光用のライトバルブ622、および青色光用のライトバルブ623として、上述の第1~第4の実施形態およびその変形例に係る表示装置10、110、210、310のいずれかが用いられている。これにより、上記各実施形態と同様の効果を有している。
[effect]
In the projector 600 according to the seventh embodiment, as a light valve 621 for red light, a light valve 622 for green light, and a light valve 623 for blue light, the above-described first to fourth embodiments and variations thereof are used. Any of the display devices 10, 110, 210, and 310 according to the example is used. This provides the same effects as those of the embodiments described above.

以上、本開示の第1~第7の実施形態およびその変形例について具体的に説明したが、本開示は、上述の第1~第7の実施形態およびその変形例に限定されるものではなく、本開示の技術的思想に基づく各種の変形が可能である。 Although the first to seventh embodiments of the present disclosure and their modifications have been specifically described above, the present disclosure is not limited to the first to seventh embodiments and their modifications. , various modifications are possible based on the technical idea of the present disclosure.

例えば、上述の第1~第7の実施形態およびその変形例において挙げた構成、方法、工程、形状、材料および数値等はあくまでも例に過ぎず、必要に応じてこれと異なる構成、方法、工程、形状、材料および数値等を用いてもよい。 For example, the configurations, methods, processes, shapes, materials, numerical values, etc. mentioned in the first to seventh embodiments and their modifications are merely examples, and configurations, methods, and processes that differ from these as necessary. , shape, material, numerical value, etc. may also be used.

また、上述の第1~第7の実施形態およびその変形例の構成、方法、工程、形状、材料および数値等は、本開示の主旨を逸脱しない限り、互いに組み合わせることが可能である。 Further, the configurations, methods, processes, shapes, materials, numerical values, etc. of the first to seventh embodiments and their modifications described above can be combined with each other without departing from the gist of the present disclosure.

また、上述の第1~第7の実施形態およびその変形例で段階的に記載された数値範囲において、ある段階の数値範囲の上限値または下限値は、他の段階の数値範囲の上限値または下限値に置き換えてもよい。 Furthermore, in the numerical ranges described in stages in the first to seventh embodiments and their modifications, the upper limit or lower limit of the numerical range of one stage is the upper limit or lower limit of the numerical range of another stage. It may be replaced with the lower limit value.

また、本開示は以下の構成を採用することもできる。
(1)
1画素以上10画素以下の幅を有する同一階調のラインが画面内に転送されるように、液晶パネルの駆動を制御する制御回路。
(2)
前記ラインの幅が、2画素以上10画素以下である(1)に記載の制御回路。
(3)
前記ラインの1回の移動距離が、2画素以上、前記ラインの幅以下である(2)に記載の制御回路。
(4)
前記ラインの移動が、1フィールドまたはn水平期間(但し、nは1以上の整数である。)毎に行われる(1)から(3)のいずれかに記載の制御回路。
(5)
前記同一階調のラインが、黒色のラインである(1)から(4)のいずれかに記載の制御回路。
(6)
前記ラインの転送が、周期的であり、
前記ラインの転送方向が、前記液晶パネルの垂直方向または水平方向である(1)から(5)のいずれかに記載の制御回路。
(7)
前記液晶パネルに含まれる液晶分子の方位角Φを前記液晶パネルの水平方向を基準として表し、前記方位角Φが0°、180°の方向をそれぞれ第1の水平方向、第2の水平方向、前記方位角Φが90°、270°の方向をそれぞれ第1の垂直方向、第2の垂直方向とした場合、
前記方位角Φが0°<Φ<90°の範囲内である場合には、前記ラインの転送方向は前記第2の垂直方向または前記第2の水平方向であり、
前記方位角Φが90°<Φ<180°の範囲内である場合には、前記ラインの転送方向は前記第2の垂直方向または前記第1の水平方向であり、
前記方位角Φが180°<Φ<270°の範囲内である場合には、前記ラインの転送方向は前記第1の垂直方向または前記第1の水平方向であり、
前記方位角Φが270°<Φ<360°の範囲内である場合には、前記ラインの転送方向は前記第1の垂直方向または前記第2の水平方向である(1)から(6)のいずれかに記載の制御回路。
(8)
液晶パネルと、
前記液晶パネルを駆動する駆動部と、
(1)から(7)のいずれかに記載の制御回路と
を備える表示装置。
(9)
前記液晶パネルは、
行方向に延在された複数の走査線と、
列方向に延在された複数の信号線と、
前記走査線と前記信号線とが互いに交差する箇所ごとに1つずつ設けられた複数の画素とを備え、
前記画素は、
液晶セルと、
前記走査線から入力される信号に基づいて前記信号線の電圧を前記液晶セルに書き込むトランジスタと
を備え、
前記制御回路は、前記同一階調のラインが転送されるように、前記駆動部を介して、複数の前記走査線および複数の前記信号線に供給する信号を制御する(8)に記載の表示装置。
(10)
前記液晶パネルは、
行方向に延在された複数の第1の走査線と、
前記行方向に延在された複数の第2の走査線と、
前記行方向に延設された保持容量線と、
列方向に延在された複数の信号線と、
前記第1の走査線と前記信号線とが互いに交差する箇所ごとに1つずつ設けられた複数の画素とを備え、
前記画素は、
液晶セルと、
前記第1の走査線から入力される信号に基づいて、前記信号線の電圧を前記液晶セルに書き込む第1のトランジスタと、
前記第2の走査線から入力される信号に基づいて、前記保持容量線の電圧を前記液晶セルに書き込む第2のトランジスタと
を備える(8)に記載の表示装置。
(11)
前記液晶パネルは、
行方向に延在された複数の第1の走査線と、
列方向に延在された複数の第1の信号線と、
前記列方向に延在された複数の第2の信号線と、
前記列方向の奇数番目に位置する前記第1の走査線と前記第1の信号線とが互いに交差する箇所ごとに1つずつ設けられた複数の第1の画素と、
前記列方向の偶数番目に位置する前記第1の走査線と前記第2の信号線とが互いに交差する箇所ごとに1つずつ設けられた複数の第2の画素と
を備え、
前記第1の画素は、
第1の液晶セルと、
前記第1の走査線から入力される信号に基づいて、前記第1の信号線の電圧を前記1の液晶セルに書き込む第1のトランジスタと
を備え、
前記第2の画素は、
第2の液晶セルと、
前記第1の走査線から入力される信号に基づいて、前記第2の信号線の電圧を前記第2の液晶セルに書き込む第3のトランジスタと
を備える(8)に記載の表示装置。
(12)
前記液晶パネルは、
前記行方向に延在された複数の第2の走査線と、
前記行方向に延設された複数の保持容量線と
をさらに備え、
前記第1の画素は、前記第2の走査線から入力される信号に基づいて、前記保持容量線の電圧を前記第1の液晶セルに書き込む第2のトランジスタをさらに備え、
前記第2の画素は、前記第2の走査線から入力される信号に基づいて、前記保持容量線の電圧を前記第2の液晶セルに書き込む第4のトランジスタをさらに備える(11)に記載の表示装置。
(13)
前記液晶パネルの垂直方向に隣り合う前記第1の画素と前記第2の画素はペアを構成し、
前記ペアを構成する前記第1の画素と前記第2の画素は、前記液晶パネルの水平方向に伸びる直線に対して線対称の構造を有している(12)に記載の表示装置。
(14)
前記ペアを構成する前記第1の画素と前記第2の画素は、前記第1の走査線を共用していると共に、前記第2の走査線を共用している(13)に記載の表示装置。
(15)
前記液晶パネルの水平方向に隣り合う前記第1の画素はペアを構成し、
前記液晶パネルの水平方向に隣り合う前記第2の画素はペアを構成し、
前記ペアを構成する前記第1の画素は、前記液晶パネルの垂直方向に伸びる直線に対して線対称の構造を有し、
前記ペアを構成する前記第2の画素は、前記液晶パネルの垂直方向に伸びる直線に対して線対称の構造を有している(11)から(14)のいずれかに記載の表示装置。
(16)
表示装置を備え、
前記表示装置は、
液晶パネルと、
前記液晶パネルを駆動する駆動部と、
(1)から(7)のいずれかに記載の制御回路と
を備え、
前記制御回路は、1画素以上10画素以下の幅を有する同一階調のラインが転送されるように、前記液晶パネルの駆動を制御する電子機器。
(17)
照明光学系と、
前記照明光学系からの光を変調することで画像光を生成する複数の液晶パネルと、
(1)から(7)のいずれかに記載の制御回路と、
複数の前記液晶パネルで生成された前記画像光を投射する投影光学系と
を備える投射型表示装置。
(18)
1画素以上10画素以下の幅を有する同一階調のラインが転送されるように、液晶パネルの駆動を制御する制御方法。
Further, the present disclosure can also adopt the following configuration.
(1)
A control circuit that controls driving of a liquid crystal panel so that lines of the same gradation having a width of 1 pixel or more and 10 pixels or less are transferred within the screen.
(2)
The control circuit according to (1), wherein the width of the line is 2 pixels or more and 10 pixels or less.
(3)
The control circuit according to (2), wherein the distance of one movement of the line is at least two pixels and at most the width of the line.
(4)
The control circuit according to any one of (1) to (3), wherein the line movement is performed every one field or every n horizontal periods (where n is an integer of 1 or more).
(5)
The control circuit according to any one of (1) to (4), wherein the lines of the same gradation are black lines.
(6)
the transfer of the line is periodic;
The control circuit according to any one of (1) to (5), wherein the transfer direction of the line is a vertical direction or a horizontal direction of the liquid crystal panel.
(7)
The azimuth angle Φ of liquid crystal molecules included in the liquid crystal panel is expressed with the horizontal direction of the liquid crystal panel as a reference, and the directions where the azimuth angle Φ is 0° and 180° are respectively referred to as a first horizontal direction, a second horizontal direction, When the directions in which the azimuth angle Φ is 90° and 270° are respectively the first vertical direction and the second vertical direction,
When the azimuth angle Φ is within the range of 0°<Φ<90°, the transfer direction of the line is the second vertical direction or the second horizontal direction,
When the azimuth angle Φ is within the range of 90°<Φ<180°, the transfer direction of the line is the second vertical direction or the first horizontal direction,
When the azimuth angle Φ is within the range of 180°<Φ<270°, the transfer direction of the line is the first vertical direction or the first horizontal direction,
If the azimuth angle Φ is within the range of 270°<Φ<360°, the transfer direction of the line is the first vertical direction or the second horizontal direction (1) to (6). The control circuit according to any one of the above.
(8)
LCD panel and
a drive unit that drives the liquid crystal panel;
A display device comprising: the control circuit according to any one of (1) to (7);
(9)
The liquid crystal panel is
a plurality of scanning lines extending in the row direction;
multiple signal lines extending in the column direction;
a plurality of pixels provided at each location where the scanning line and the signal line intersect with each other;
The pixel is
liquid crystal cell,
a transistor for writing the voltage of the signal line into the liquid crystal cell based on the signal input from the scanning line;
The display according to (8), wherein the control circuit controls signals supplied to the plurality of scanning lines and the plurality of signal lines via the driving section so that the lines of the same gray scale are transferred. Device.
(10)
The liquid crystal panel is
a plurality of first scanning lines extending in the row direction;
a plurality of second scanning lines extending in the row direction;
a holding capacitor line extending in the row direction;
multiple signal lines extending in the column direction;
a plurality of pixels provided at each location where the first scanning line and the signal line intersect with each other;
The pixel is
liquid crystal cell,
a first transistor that writes the voltage of the signal line to the liquid crystal cell based on a signal input from the first scanning line;
The display device according to (8), further comprising: a second transistor that writes the voltage of the storage capacitor line to the liquid crystal cell based on a signal input from the second scanning line.
(11)
The liquid crystal panel is
a plurality of first scanning lines extending in the row direction;
a plurality of first signal lines extending in the column direction;
a plurality of second signal lines extending in the column direction;
a plurality of first pixels provided at each location where the first scanning line and the first signal line located at an odd number in the column direction intersect with each other;
a plurality of second pixels provided at each location where the first scanning line and the second signal line located at an even number in the column direction intersect with each other;
The first pixel is
a first liquid crystal cell;
a first transistor for writing the voltage of the first signal line into the first liquid crystal cell based on a signal input from the first scanning line;
The second pixel is
a second liquid crystal cell;
The display device according to (8), further comprising: a third transistor that writes the voltage of the second signal line to the second liquid crystal cell based on the signal input from the first scanning line.
(12)
The liquid crystal panel is
a plurality of second scanning lines extending in the row direction;
and a plurality of holding capacitor lines extending in the row direction,
The first pixel further includes a second transistor that writes the voltage of the storage capacitor line to the first liquid crystal cell based on a signal input from the second scanning line,
The second pixel further includes a fourth transistor that writes the voltage of the storage capacitor line to the second liquid crystal cell based on the signal input from the second scanning line. Display device.
(13)
The first pixel and the second pixel adjacent in the vertical direction of the liquid crystal panel form a pair,
The display device according to (12), wherein the first pixel and the second pixel forming the pair have a line-symmetrical structure with respect to a straight line extending in the horizontal direction of the liquid crystal panel.
(14)
The display device according to (13), wherein the first pixel and the second pixel forming the pair share the first scanning line and the second scanning line. .
(15)
The first pixels adjacent in the horizontal direction of the liquid crystal panel form a pair,
the second pixels adjacent in the horizontal direction of the liquid crystal panel form a pair;
The first pixels constituting the pair have a line-symmetrical structure with respect to a straight line extending in the vertical direction of the liquid crystal panel,
The display device according to any one of (11) to (14), wherein the second pixels constituting the pair have a line-symmetrical structure with respect to a straight line extending in the vertical direction of the liquid crystal panel.
(16)
Equipped with a display device,
The display device includes:
LCD panel and
a drive unit that drives the liquid crystal panel;
The control circuit according to any one of (1) to (7),
The control circuit is an electronic device that controls driving of the liquid crystal panel so that lines of the same gradation having a width of 1 pixel or more and 10 pixels or less are transferred.
(17)
illumination optical system;
a plurality of liquid crystal panels that generate image light by modulating light from the illumination optical system;
The control circuit according to any one of (1) to (7),
and a projection optical system that projects the image light generated by the plurality of liquid crystal panels.
(18)
A control method for controlling driving of a liquid crystal panel so that lines of the same gradation having a width of 1 pixel or more and 10 pixels or less are transferred.