KR20050052767A - Liquid crystal display and driving method thereof - Google Patents
- ️Tue Jun 07 2005
이러한 기술적 과제를 이루기 위한 본 발명의 한 실시예에 따른 액정 표시 장치를 구동하는 방법은,The method for driving the liquid crystal display device according to an embodiment of the present invention for achieving the technical problem,
입력 모드를 선택하는 단계,Selecting an input mode,
외부 장치로부터 제어 신호를 받는 단계,Receiving a control signal from an external device,
상기 제어 신호 중 소정 제어 신호를 검사하는 단계,Inspecting a predetermined control signal among the control signals;
상기 검사 단계에서의 검사 결과 상기 소정 제어 신호가 입력되지 않으면 상기 입력 모드를 변환하고 상기 소정 제어 신호를 재검사하는 단계, 그리고Switching the input mode and re-inspecting the predetermined control signal if the predetermined control signal is not input as a result of the inspection in the inspecting step; and
상기 재검사 단계에서의 검사 결과 상기 소정 제어 신호가 입력되지 않으면 절전 모드를 선택하는 단계를 포함한다.And selecting a power saving mode when the predetermined control signal is not input as a result of the inspection in the re-inspection step.
상기 검사 단계 또는 상기 재검사 단계에서의 검사 결과 상기 소정 제어 신호가 입력되면 정상 모드를 선택하는 것이 바람직하다.When the predetermined control signal is input as a result of the inspection in the inspection step or the re-inspection step, it is preferable to select a normal mode.
상기 소정 제어 신호는 수직 동기 신호 및 수평 동기 신호인 것이 바람직하다.Preferably, the predetermined control signal is a vertical synchronization signal and a horizontal synchronization signal.
상기 입력 모드는 아날로그 모드 및 디지털 모드 중 어느 하나의 입력 모드인 것이 바람직하다.The input mode is preferably any one of an analog mode and a digital mode.
본 발명의 다른 실시예에 따른 액정 표시 장치는 상기 액정 표시 장치의 구동 방법이 적용된다.In the liquid crystal display according to another exemplary embodiment, a driving method of the liquid crystal display is applied.
첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. DETAILED DESCRIPTION Embodiments of the present invention will be described in detail with reference to the accompanying drawings so that those skilled in the art may easily implement the present invention.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.In the drawings, the thickness of layers, films, panels, regions, etc., are exaggerated for clarity. Like parts are designated by like reference numerals throughout the specification. When a part of a layer, film, region, plate, etc. is said to be "on" another part, this includes not only the other part being "right over" but also another part in the middle. On the contrary, when a part is "just above" another part, there is no other part in the middle.
이제 본 발명의 실시예에 따른 액정 표시 장치 및 그 구동 방법에 대하여 도면을 참고로 하여 상세하게 설명한다.A liquid crystal display and a driving method thereof according to an embodiment of the present invention will now be described in detail with reference to the drawings.
도 1은 본 발명의 한 실시예에 따른 액정 표시 장치의 블록도이고, 도 2는 본 발명의 한 실시예에 따른 액정 표시 장치의 한 화소에 대한 등가 회로도이다.1 is a block diagram of a liquid crystal display according to an exemplary embodiment of the present invention, and FIG. 2 is an equivalent circuit diagram of one pixel of the liquid crystal display according to an exemplary embodiment of the present invention.
도 1에 도시한 바와 같이, 본 발명의 한 실시예에 따른 액정 표시 장치는 액정 표시판 조립체(liquid crystal panel assembly)(300) 및 이에 연결된 게이트 구동부(400), 데이터 구동부(500), 데이터 구동부(500)에 연결된 계조 전압 생성부(800) 그리고 이들을 제어하는 신호 제어부(600)를 포함한다.As shown in FIG. 1, a liquid crystal display according to an exemplary embodiment of the present invention includes a liquid crystal panel assembly 300, a gate driver 400, a data driver 500, and a data driver The gray voltage generator 800 connected to the signal generator 500 and a signal controller 600 for controlling the gray voltage generator 800 are included.
액정 표시판 조립체(300)는 등가 회로로 볼 때 복수의 표시 신호선(G1-Gn, D1-Dm)과 이에 연결되어 있으며 대략 행렬의 형태로 배열된 복수의 화소(pixel)를 포함한다.The liquid crystal panel assembly 300 includes a plurality of display signal lines G 1 -G n , D 1 -D m and a plurality of pixels connected to the plurality of display signal lines G 1 -G n , D 1 -D m , and arranged in a substantially matrix form. .
표시 신호선(G1-Gn, D1-Dm)은 게이트 신호("주사 신호"라고도 함)를 전달하는 복수의 게이트선(G1-Gn)과 데이터 신호를 전달하는 데이터 신호선 또는 데이터선(D1-Dm)을 포함한다. 게이트선(G1-Gn)은 대략 행 방향으로 뻗어 있으며 서로가 거의 평행하고 데이터선(D1-Dm)은 대략 열 방향으로 뻗어 있으며 서로가 거의 평행하다.The display signal lines G 1 -G n and D 1 -D m are a plurality of gate lines G 1 -G n for transmitting a gate signal (also called a “scan signal”) and a data signal line or data for transmitting a data signal. Line D 1 -D m . The gate lines G 1 -G n extend substantially in the row direction and are substantially parallel to each other, and the data lines D 1 -D m extend substantially in the column direction and are substantially parallel to each other.
각 화소는 표시 신호선(G1-Gn, D1-Dm)에 연결된 스위칭 소자(Q)와 이에 연결된 액정 축전기(liquid crystal capacitor)(CLC) 및 유지 축전기(storage capacitor)(CST)를 포함한다. 유지 축전기(CST)는 필요에 따라 생략할 수 있다.Each pixel includes a switching element Q connected to a display signal line G 1 -G n , D 1 -D m , and a liquid crystal capacitor C LC and a storage capacitor C ST connected thereto. It includes. The holding capacitor C ST can be omitted as necessary.
스위칭 소자(Q)는 하부 표시판(100)에 구비되어 있으며, 삼단자 소자로서 그 제어 단자 및 입력 단자는 각각 게이트선(G1-Gn) 및 데이터선(D1-D m)에 연결되어 있으며, 출력 단자는 액정 축전기(CLC) 및 유지 축전기(CST)에 연결되어 있다.The switching element Q is provided on the lower panel 100, and the control terminal and the input terminal are connected to the gate line G 1 -G n and the data line D 1 -D m, respectively. The output terminal is connected to the liquid crystal capacitor C LC and the storage capacitor C ST .
액정 축전기(CLC)는 하부 표시판(100)의 화소 전극(190)과 상부 표시판(200)의 공통 전극(270)을 두 단자로 하며 두 전극(190, 270) 사이의 액정층(3)은 유전체로서 기능한다. 화소 전극(190)은 스위칭 소자(Q)에 연결되며 공통 전극(270)은 상부 표시판(200)의 전면에 형성되어 있고 공통 전압(Vcom)을 인가받는다. 도 2에서와는 달리 공통 전극(270)이 하부 표시판(100)에 구비되는 경우도 있으며 이때에는 두 전극(190, 270)이 모두 선형 또는 막대형으로 만들어진다.The liquid crystal capacitor C LC has two terminals, the pixel electrode 190 of the lower panel 100 and the common electrode 270 of the upper panel 200, and the liquid crystal layer 3 between the two electrodes 190 and 270. It functions as a dielectric. The pixel electrode 190 is connected to the switching element Q, and the common electrode 270 is formed on the front surface of the upper panel 200 and receives a common voltage V com . Unlike in FIG. 2, the common electrode 270 may be provided in the lower panel 100. In this case, both electrodes 190 and 270 may be linear or rod-shaped.
유지 축전기(CST)는 하부 표시판(100)에 구비된 별개의 신호선(도시하지 않음)과 화소 전극(190)이 중첩되어 이루어지며 이 별개의 신호선에는 공통 전압(Vcom) 따위의 정해진 전압이 인가된다. 그러나 유지 축전기(CST)는 화소 전극(190)이 절연체를 매개로 바로 위의 전단 게이트선과 중첩되어 이루어질 수 있다.The storage capacitor C ST is formed by overlapping a separate signal line (not shown) and the pixel electrode 190 provided on the lower panel 100, and a predetermined voltage such as a common voltage V com is applied to the separate signal line. Is approved. However, the storage capacitor C ST may be formed such that the pixel electrode 190 overlaps the front end gate line directly above the insulator.
한편, 색 표시를 구현하기 위해서는 각 화소가 색상을 표시할 수 있도록 하여야 하는데, 이는 화소 전극(190)에 대응하는 영역에 적색, 녹색, 또는 청색의 색 필터(230)를 구비함으로써 가능하다. 도 2에서 색 필터(230)는 상부 표시판(200)의 해당 영역에 형성되어 있지만 이와는 달리 하부 표시판(100)의 화소 전극(190) 위 또는 아래에 형성할 수도 있다.Meanwhile, in order to implement color display, each pixel must display color, which is possible by providing a red, green, or blue color filter 230 in a region corresponding to the pixel electrode 190. In FIG. 2, the color filter 230 is formed in a corresponding region of the upper panel 200. Alternatively, the color filter 230 may be formed above or below the pixel electrode 190 of the lower panel 100.
액정 표시판 조립체(300)의 두 표시판(100, 200) 중 적어도 하나의 바깥 면에는 빛을 편광시키는 편광자(도시하지 않음)가 부착되어 있다.A polarizer (not shown) for polarizing light is attached to an outer surface of at least one of the two display panels 100 and 200 of the liquid crystal panel assembly 300.
계조 전압 생성부(800)는 화소의 투과율과 관련된 두 벌의 복수 계조 전압을 생성한다. 두 벌 중 한 벌은 공통 전압(Vcom)에 대하여 양의 값을 가지고 다른 한 벌은 음의 값을 가진다.The gray voltage generator 800 generates two sets of gray voltages related to the transmittance of the pixel. One of the two sets has a positive value for the common voltage (V com ) and the other set has a negative value.
게이트 구동부(400)는 액정 표시판 조립체(300)의 게이트선(G1-Gn)에 연결되어 외부로부터의 게이트 온 전압(Von)과 게이트 오프 전압(Voff)의 조합으로 이루어진 게이트 신호를 게이트선(G1-Gn)에 인가하며 통상 복수의 집적 회로로 이루어진다.The gate driver 400 is connected to the gate lines G 1 -G n of the liquid crystal panel assembly 300 to receive a gate signal formed by a combination of a gate on voltage V on and a gate off voltage V off from the outside. It is applied to the gate lines G 1 -G n and usually consists of a plurality of integrated circuits.
데이터 구동부(500)는 액정 표시판 조립체(300)의 데이터선(D1-Dm)에 연결되어 계조 전압 생성부(800)로부터의 계조 전압을 선택하여 데이터 신호로서 화소에 인가하며 통상 복수의 집적 회로로 이루어진다.The data driver 500 is connected to the data lines D 1 -Dm of the liquid crystal panel assembly 300 to select the gray voltage from the gray voltage generator 800 and apply the gray voltage to the pixel as a data signal. Is made of.
복수의 게이트 구동 집적 회로 또는 데이터 구동 집적 회로는 TCP(tape carrier package)(도시하지 않음)에 실장하여 TCP를 액정 표시판 조립체(300)에 부착할 수도 있고, TCP를 사용하지 않고 유리 기판 위에 이들 집적 회로를 직접 부착할 수도 있으며(chip on glass, COG 실장 방식), 이들 집적 회로와 같은 기능을 수행하는 회로를 액정 표시판 조립체(300)에 직접 실장할 수도 있다.A plurality of gate drive integrated circuits or data drive integrated circuits may be mounted in a tape carrier package (TCP) (not shown) to attach TCP to the liquid crystal panel assembly 300, or to integrate these onto a glass substrate without using TCP. Circuits may be directly attached (chip on glass, COG mounting method), and circuits performing the same functions as those integrated circuits may be directly mounted on the liquid crystal panel assembly 300.
신호 제어부(600)는 게이트 구동부(400) 및 데이터 구동부(500) 등의 동작을 제어하는 제어 신호를 생성하여, 각 해당하는 제어 신호를 게이트 구동부(400) 및 데이터 구동부(500)에 제공한다.The signal controller 600 generates control signals for controlling operations of the gate driver 400 and the data driver 500, and provides the corresponding control signals to the gate driver 400 and the data driver 500.
그러면 이러한 액정 표시 장치의 표시 동작에 대하여 좀더 상세하게 설명한다.Next, the display operation of the liquid crystal display will be described in more detail.
신호 제어부(600)는 외부의 그래픽 제어기(도시하지 않음)로부터 RGB 영상 신호(R, G, B) 및 이의 표시를 제어하는 입력 제어 신호, 예를 들면 수직 동기 신호(Vsync)와 수평 동기 신호(Hsync), 메인 클록(MCLK), 데이터 인에이블 신호(DE) 등을 제공받는다. 신호 제어부(600)는 입력 영상 신호(R, G, B)와 입력 제어 신호를 기초로 영상 신호(R, G, B)를 액정 표시판 조립체(300)의 동작 조건에 맞게 적절히 처리하고 게이트 제어 신호(CONT1) 및 데이터 제어 신호(CONT2) 등을 생성한 후, 게이트 제어 신호(CONT1)를 게이트 구동부(400)로 내보내고 데이터 제어 신호(CONT2)와 처리한 영상 신호(R', G', B')는 데이터 구동부(500)로 내보낸다.The signal controller 600 inputs an input control signal for controlling the RGB image signals R, G, and B and their display from an external graphic controller (not shown), for example, a vertical sync signal V sync and a horizontal sync signal. (H sync ), a main clock (MCLK), a data enable signal (DE) is provided. The signal controller 600 properly processes the image signals R, G, and B according to the operating conditions of the liquid crystal panel assembly 300 based on the input image signals R, G, and B and the input control signal, and controls the gate control signal. After generating the CONT1 and the data control signal CONT2 and the like, the gate control signal CONT1 is sent to the gate driver 400 and the data control signal CONT2 and the processed image signals R ', G', and B 'are processed. ) Is sent to the data driver 500.
게이트 제어 신호(CONT1)는 게이트 온 펄스(게이트 신호의 하이 구간)의 출력 시작을 지시하는 수직 동기 시작 신호(STV), 게이트 온 펄스의 출력 시기를 제어하는 게이트 클록 신호(CPV) 및 게이트 온 펄스의 폭을 한정하는 출력 인에이블 신호(OE) 등을 포함한다.The gate control signal CONT1 includes a vertical synchronization start signal STV for indicating the start of output of the gate-on pulse (high period of the gate signal), a gate clock signal CPV for controlling the output timing of the gate-on pulse, and a gate-on pulse. And an output enable signal OE that defines the width of the signal.
데이터 제어 신호(CONT2)는 영상 데이터(R', G', B')의 입력 시작을 지시하는 수평 동기 시작 신호(STH)와 데이터선(D1-Dm)에 해당 데이터 전압을 인가하라는 로드 신호(LOAD), 공통 전압(Vcom)에 대한 데이터 전압의 극성(이하 "공통 전압에 대한 데이터 전압의 극성"을 줄여 "데이터 전압의 극성"이라 함)을 반전시키는 반전 신호(RVS) 및 데이터 클록 신호(HCLK) 등을 포함한다.The data control signal CONT2 is a load for applying a corresponding data voltage to the horizontal synchronization start signal STH indicating the start of input of the image data R ', G', and B 'and the data lines D 1 -D m . Signal LOAD, inverted signal RVS and data that inverts the polarity of the data voltage with respect to common voltage V com (hereinafter referred to as " polarity of data voltage " by reducing " polarity of data voltage with respect to common voltage "). Clock signal HCLK and the like.
데이터 구동부(500)는 신호 제어부(600)로부터의 데이터 제어 신호(CONT2)에 따라 한 행의 화소에 대응하는 영상 데이터(R', G', B')를 차례로 입력받고, 계조 전압 생성부(800)로부터의 계조 전압 중 각 영상 데이터(R', G', B')에 대응하는 계조 전압을 선택함으로써, 영상 데이터(R', G', B')를 해당 데이터 전압으로 변환한다.The data driver 500 sequentially receives image data R ′, G ′, and B ′ corresponding to one row of pixels according to the data control signal CONT2 from the signal controller 600, and generates a gray voltage generator ( The image data R ', G', B 'is converted into the corresponding data voltage by selecting the gray voltage corresponding to each of the image data R', G ', and B' among the gray voltages from the 800.
게이트 구동부(400)는 신호 제어부(600)로부터의 게이트 제어 신호(CONT1)에 따라 게이트 온 전압(Von)을 게이트선(G1-Gn)에 인가하여 이 게이트선(G 1-Gn)에 연결된 스위칭 소자(Q)를 턴온시킨다.The gate driver 400 applies the gate-on voltage V on to the gate lines G 1 -G n in response to the gate control signal CONT1 from the signal controller 600, thereby applying the gate lines G 1 -G n. Turn on the switching element (Q) connected to.
하나의 게이트선(G1-Gn)에 게이트 온 전압(Von)이 인가되어 이에 연결된 한 행의 스위칭 소자(Q)가 턴 온되어 있는 동안[이 기간을 "1H" 또는 "1 수평 주기(horizontal period)"이라고 하며 수평 동기 신호(Hsync), 데이터 인에이블 신호(DE), 게이트 클록(CPV)의 한 주기와 동일함], 데이터 구동부(500)는 각 데이터 전압을 해당 데이터선(D1-Dm)에 공급한다. 데이터선(D1-Dm )에 공급된 데이터 전압은 턴온된 스위칭 소자(Q)를 통해 해당 화소에 인가된다.The gate-on voltage V on is applied to one gate line G 1 -G n so that a row of switching elements Q connected thereto is turned on (this period is "1H" or "1 horizontal period). (horizontal period) "and equal to one period of the horizontal sync signal Hsync, the data enable signal DE, and the gate clock CPV], and the data driver 500 converts each data voltage to a corresponding data line D. 1 -D m ). The data voltage supplied to the data lines D 1 -D m is applied to the corresponding pixel through the turned-on switching element Q.
이러한 방식으로, 한 프레임(frame) 동안 모든 게이트선(G1-Gn)에 대하여 차례로 게이트 온 전압(Von)을 인가하여 모든 화소에 데이터 전압을 인가한다. 한 프레임이 끝나면 다음 프레임이 시작되고 각 화소에 인가되는 데이터 전압의 극성이 이전 프레임에서의 극성과 반대가 되도록 데이터 구동부(500)에 인가되는 반전 신호(RVS)의 상태가 제어된다("프레임 반전"). 이때, 한 프레임 내에서도 반전 신호(RVS)의 특성에 따라 한 데이터선을 통하여 흐르는 데이터 전압의 극성이 바뀌거나("라인 반전"), 한 화소행에 인가되는 데이터 전압의 극성도 서로 다를 수 있다("도트 반전").In this manner, the gate-on voltages V on are sequentially applied to all the gate lines G 1 -G n during one frame to apply data voltages to all the pixels. At the end of one frame, the next frame starts and the state of the inversion signal RVS applied to the data driver 500 is controlled so that the polarity of the data voltage applied to each pixel is opposite to that of the previous frame ("frame inversion). "). In this case, the polarity of the data voltage flowing through one data line may be changed (“line inversion”) within one frame or the polarity of the data voltage applied to one pixel row may be different according to the characteristics of the inversion signal RVS ( "Dot reversal").
그러면 도 3을 참고로 하여, 본 발명의 한 실시예에 따른 액정 표시 장치를 구동하는 방법에 대하여 설명한다. 이 액정 표시 장치는 아날로그 입력 모드와 디지털 입력 모드를 모두 지원하는 액정 표시 장치이다.Next, a method of driving the liquid crystal display according to the exemplary embodiment of the present invention will be described with reference to FIG. 3. The liquid crystal display device is a liquid crystal display device supporting both an analog input mode and a digital input mode.
도 3은 본 발명의 한 실시예에 따른 액정 표시 장치의 구동 방법을 도시한 흐름도이다. 3 is a flowchart illustrating a method of driving a liquid crystal display according to an exemplary embodiment of the present invention.
도 3에 도시한 바와 같이, 액정 표시 장치는 사용자 입력 모드를 선택한다(S10). 사용자는 OSD를 통하여 아날로그 모드와 디지털 모드 중 어느 하나의 모드로 액정 표시 장치의 입력 모드를 설정할 수 있다. 액정 표시 장치는 사용자가 설정한 입력 모드에 따라 액정 표시 장치의 입력 모드를 선택하여 영상 신호 및 제어 신호를 받아들인다.As shown in FIG. 3, the liquid crystal display selects a user input mode (S10). The user may set the input mode of the liquid crystal display to any one of an analog mode and a digital mode through the OSD. The liquid crystal display receives an image signal and a control signal by selecting an input mode of the liquid crystal display according to an input mode set by a user.
액정 표시 장치는 외부 장치로부터 영상 신호와 함께 제어 신호를 입력받는다(S20). 제어 신호 중 수평 동기 신호(Hsync)는 액정 표시 장치의 한 행을 표시하기 위하여 동기하는 신호로서 한 행의 영상 신호가 입력되는 주기와 같은 주기를 갖는 신호이고, 수직 동기 신호(Vsync)는 액정 표시 장치의 한 프레임을 표시하기 위하여 동기하는 신호로서 한 프레임의 영상 신호가 입력되는 주기와 같은 주기를 갖는 신호이다.The liquid crystal display receives a control signal together with an image signal from an external device (S20). Among the control signals, the horizontal synchronization signal H sync is a signal that is synchronized to display one row of the liquid crystal display, and has a period equal to a period in which one row of image signals are input, and the vertical synchronization signal V sync is As a signal that is synchronized to display one frame of the liquid crystal display, the signal has a period equal to a period in which an image signal of one frame is input.
액정 표시 장치는 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 입력되는지 검사한다(S30). 이 신호들은 액정 표시 장치에 영상 신호를 표시하기 위하여 반드시 입력되어야 하는 신호로서 이 신호들이 입력되지 않으면 올바른 표시 동작이 이루어지지 않는다.The liquid crystal display checks whether the horizontal sync signal H sync and the vertical sync signal V sync are input (S30). These signals are signals that must be input in order to display an image signal on the liquid crystal display. If these signals are not input, correct display operation is not performed.
액정 표시 장치는 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 입력되지 않으면 입력 모드를 변경한다(S40). 즉, 사용자가 설정한 입력 모드가 아날로그 모드인데 외부 장치의 출력 모드가 디지털 모드라서 아날로그 모드의 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 액정 표시 장치에 입력되지 않으면 액정 표시 장치는 입력 모드를 디지털 모드로 변경한다. 반대로 사용자가 설정한 입력 모드가 디지털 모드인데 디지털 모드의 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync )가 액정 표시 장치에 입력되지 않으면 액정 표시 장치는 입력 모드를 아날로그 모드로 변경한다.If the horizontal synchronization signal H sync and the vertical synchronization signal V sync are not input, the liquid crystal display changes the input mode (S40). That is, if the input mode set by the user is the analog mode and the output mode of the external device is the digital mode, the horizontal sync signal (H sync ) and the vertical sync signal (V sync ) of the analog mode are not input to the liquid crystal display device. Changes the input mode to digital mode. On the contrary, if the input mode set by the user is the digital mode and the horizontal sync signal H sync and the vertical sync signal V sync of the digital mode are not input to the liquid crystal display, the liquid crystal display changes the input mode to the analog mode.
입력 모드를 변경한 후 액정 표시 장치는 제어 신호를 입력받는다(S50). 그러고 액정 표시 장치는 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 입력되는지 다시 검사한다(S60).After changing the input mode, the liquid crystal display receives a control signal (S50). The liquid crystal display checks again whether a horizontal sync signal H sync and a vertical sync signal V sync are input (S60).
재검사 결과 이들 신호가 입력되지 않으면 액정 표시 장치는 표시 모드를 절전 모드로 변경한다(S70). 절전 모드는 시스템의 전원 관리를 위하여 VESA(Video Electronics Standards Association)에서 정한 DPMS(Display Power Management Signaling) 모드라고도 하는데 모니터가 비작동 중일 때 에너지를 절약하기 위해서는 액정 표시 장치를 끄는 것을 말한다. 이와 같이 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 아날로그 모드와 디지털 모드 양 모드에서 액정 표시 장치에 입력되지 않으면 액정 표시 장치는 절전 모드라고 판단하고 액정 표시 장치에서 최소한의 구동부의 전원을 제외하고 다른 전원은 끈다.If these signals are not input as a result of the retest, the liquid crystal display changes the display mode to the power saving mode (S70). The power saving mode is also referred to as Display Power Management Signaling (DPMS) mode, which is defined by the Video Electronics Standards Association (VESA) for power management of the system. It turns off the liquid crystal display to save energy when the monitor is inactive. As such, when the horizontal sync signal H sync and the vertical sync signal V sync are not input to the liquid crystal display in both the analog mode and the digital mode, the liquid crystal display is determined to be a power saving mode. Turn off the power except for the power supply.
한편 단계(S30)와 단계(S60)에서 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)가 가 해당 입력 모드에서 존재하면 해당 입력 모드로 정상적인 표시 동작을 한다(S80).Meanwhile, when the horizontal sync signal H sync and the vertical sync signal V sync exist in the corresponding input mode in steps S30 and S60, the display operation is normally performed in the corresponding input mode (S80).
이와 같이, 액정 표시 장치에 입력되는 제어 신호 중 수평 동기 신호(Hsync)와 수직 동기 신호(Vsync)를 검사하여 이 신호들이 입력되면 정상 동작을 하고 이 신호들이 입력되지 않으면 다른 입력 모드로 변환하여 재차 이 신호들을 검사하여 다른 입력 모드에 대하여 검사함으로써 아날로그와 디지털 출력을 지원하는 임의의 그래픽 카드에 대하여도 정확하게 입력 모드를 추종할 수 있게 되어 입력 모드의 불일치로 인한 액정 표시 장치의 표시 오류를 방지할 수 있다.As such, the control signal input to the liquid crystal display device checks the horizontal sync signal (H sync ) and the vertical sync signal (V sync ), and when these signals are input, it operates normally. If the signals are not input, it switches to another input mode. By checking these signals again and checking other input modes, it is possible to accurately follow the input mode for any graphics card that supports analog and digital outputs. You can prevent it.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.Although the preferred embodiments of the present invention have been described in detail above, the scope of the present invention is not limited thereto, and various modifications and improvements of those skilled in the art using the basic concepts of the present invention defined in the following claims are also provided. It belongs to the scope of rights.