patents.google.com

KR20170039537A - Flexible display device - Google Patents

  • ️Tue Apr 11 2017

KR20170039537A - Flexible display device - Google Patents

Flexible display device Download PDF

Info

Publication number
KR20170039537A
KR20170039537A KR1020150138809A KR20150138809A KR20170039537A KR 20170039537 A KR20170039537 A KR 20170039537A KR 1020150138809 A KR1020150138809 A KR 1020150138809A KR 20150138809 A KR20150138809 A KR 20150138809A KR 20170039537 A KR20170039537 A KR 20170039537A Authority
KR
South Korea
Prior art keywords
wiring
light emitting
organic light
region
folding
Prior art date
2015-10-01
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
KR1020150138809A
Other languages
Korean (ko)
Other versions
KR102445774B1 (en
Inventor
유세종
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
2015-10-01
Filing date
2015-10-01
Publication date
2017-04-11
2015-10-01 Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
2015-10-01 Priority to KR1020150138809A priority Critical patent/KR102445774B1/en
2017-04-11 Publication of KR20170039537A publication Critical patent/KR20170039537A/en
2022-09-21 Application granted granted Critical
2022-09-21 Publication of KR102445774B1 publication Critical patent/KR102445774B1/en
Status Active legal-status Critical Current
2035-10-01 Anticipated expiration legal-status Critical

Links

Images

Classifications

    • H01L27/3211
    • H01L27/3225
    • H01L27/3246
    • H01L27/3258
    • H01L27/3262
    • H01L51/0097
    • H01L2227/32
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02EREDUCTION OF GREENHOUSE GAS [GHG] EMISSIONS, RELATED TO ENERGY GENERATION, TRANSMISSION OR DISTRIBUTION
    • Y02E10/00Energy generation through renewable energy sources
    • Y02E10/50Photovoltaic [PV] energy
    • Y02E10/549Organic PV cells

Landscapes

  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Measuring Pulse, Heart Rate, Blood Pressure Or Blood Flow (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

The present invention relates to a flexible display device which can release stress on a folding operation by differentiating an inorganic insulation layer shape. The flexible display device prevents an effect of folding stress by having a light emitting area in the same position of each pixel in an active layer on a flexible substrate, and having a separation space in an inorganic insulation layer of a thin film transistor array provided in a lower side or an upper side of the light emitting area.

Description

플렉서블 표시 장치 {Flexible Display Device}[0001] The present invention relates to a flexible display device,

본 발명은 표시 장치에 관한 것으로, 특히 무기 절연막 형상을 달리하여 폴딩 동작에 대한 스트레스를 완화할 수 있는 플렉서블 표시 장치에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a display device, and more particularly, to a flexible display device capable of relieving stress on a folding operation by changing the shape of an inorganic insulating film.

평판 표시장치의 구체적인 예로는 액정표시장치(Liquid Crystal Display device: LCD), 유기 발광 표시 장치(Organic Light Emitting Display Device), 플라즈마 표시장치(Plasma Display Panel device: PDP), 양자점 표시 장치(Quantum Dot Display Device), 전계방출표시장치(Field Emission Display device: FED), 전기영동 표시장치(Electrophoretic Display Device: EPD) 등을 들 수 있는데, 이들은 공통적으로 화상을 구현하는 평판 표시패널을 필수적인 구성요소로 하는 바, 평판 표시패널은 고유의 발광 또는 편광 혹은 그 밖의 광학 물질층을 사이에 두고 한 쌍의 투명 절연기판을 대면 합착시킨 구성을 갖는다.Specific examples of the flat panel display include a liquid crystal display (LCD), an organic light emitting display (PDP), a plasma display panel (PDP), a quantum dot display A field emission display device (FED), and an electrophoretic display device (EPD). These devices commonly use flat panel display panels for realizing images. , The flat panel display panel has a structure in which a pair of transparent insulating substrates are bonded together with inherent light emission, polarization, or other optical material layers interposed therebetween.

최근 표시장치의 대형화에 따라 공간 점유가 적은 평면 표시 장치로서의 요구가 증대되고 있는데, 이러한 요구는 증진되어, 최근에는 평면 표시 장치를 접거나 굽힐 수 있는 플렉서블한 형태로 이용하고자 하는 요구가 있다. 그리고, 이러한 표시 장치를 플렉서블 표시 장치라 한다.2. Description of the Related Art Recently, there has been a demand to use a flat display device in a flexible form capable of folding or bending a flat display device. Such a display device is referred to as a flexible display device.

플렉서블 표시 장치는, 두께가 점차로 얇아지며 접을 수 있는 형태로도 발전되고 있다. 그러나, 현재까지의 플렉서블 표시 장치는, 폴딩 동작이 반복되고 그 회수가 늘수록 폴딩(folding) 영역에서 손상이 발생하여, 여러 문제점으로 나타내고 있다. 예를 들어, 폴딩시 물리적 스트레스가 커 폴딩 부위의 픽셀들이 손상되어 아예 폴딩부가 점등되지 않는 문제가 있다. 또는, 폴딩 반복에 의한 미점등이 발생되지 않더라도, 폴딩 반복에 의해 시간이 경과함에 따라 스트레스가 누적되어 이의 해결책이 필요하였다.Flexible display devices are being developed in a form in which the thickness gradually becomes thinner and collapsible. However, in the flexible display devices up to now, as the folding operation is repeated and the number of folding operations is increased, damage occurs in the folding area, which is a problem. For example, there is a problem in that the folding portion is not turned on at all because the pixels on the folding portion are damaged due to physical stress when folding. Alternatively, even if the tentative point due to the folding repetition does not occur, a stress is accumulated as time elapses due to folding repetition, and a solution thereof is required.

본 발명은 상술한 문제점을 해결하기 위해 안출된 것으로, 무기 절연막 형상을 달리하여 폴딩 동작에 대한 스트레스를 완화할 수 있는 플렉서블 표시 장치를 제공하는 데, 그 목적이 있다.SUMMARY OF THE INVENTION It is an object of the present invention to provide a flexible display device capable of relieving stress on a folding operation by changing the shape of an inorganic insulating film.

상기와 같은 목적을 달성하기 위한 본 발명의 플렉서블 표시 장치는, 플렉서블 기재 상의 상기 액티브 영역에 각 픽셀의 동일 위치에 발광 영역을 가지며, 그 하측 또는 상측에 구비되는 박막 트랜지스터 어레이의 무기 절연막 내에 이격 공간을 두어 폴딩 스트레스의 영향을 방지한 것이다.In order to achieve the above object, the flexible display device of the present invention has a light emitting region at the same position of each pixel in the active region on a flexible substrate, and has a space in an inorganic insulating film of a thin film transistor array provided below or above To prevent the influence of folding stress.

이러한 본 발명의 플렉서블 표시 장치는, 동일한 크기의 복수개의 픽셀을 매트릭스 상으로 포함한 액티브 영역과 그 주변의 비표시 영역을 가지며, 적어도 하나의 일축성의 폴딩 영역이 정의된 플렉서블 기재와, 상기 플렉서블 기재 상의 상기 액티브 영역에, 각 픽셀의 동일 위치에 발광 영역을 갖는 뱅크와, 상기 플렉서블 기재 상의 상기 액티브 영역에, 서로 다른 층에 위치하며, 각각 상기 폴딩 영역의 축과 이에 교차하는 방향을 따라 배치된 복수개의 제 1 배선 및 제 2 배선 및 상기 폴딩 영역의 상기 제 1 배선 및 제 2 배선 사이의 층간에, n(n은 자연수)개의 제 1 배선마다 상기 폴딩 영역의 축을 따라 제 1 이격 공간을 갖는 제 1 무기 절연막을 포함할 수 있다. The flexible display device of the present invention includes a flexible substrate having an active area including a plurality of pixels of the same size in a matrix form and a non-display area therearound, wherein at least one uniaxial folding area is defined, A bank having a light emitting region at the same position of each pixel in the active region on the flexible substrate, and a plurality of banks arranged in different layers in the active region on the flexible substrate, (N is a natural number) first wirings along the axis of the folding region between the plurality of first wirings and the second wirings and between the first wirings and the second wirings of the folding region And may include a first inorganic insulating film.

그리고, 상기 폴딩 영역에서 상기 제 2 배선 방향으로 상기 픽셀의 피치와 상기 제 1 배선의 피치가 상이할 수 있다. The pitch of the pixels may be different from the pitch of the first wiring in the folding area in the second wiring direction.

이 경우, 상기 n개의 제 1 배선의 피치는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 제 1 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00001

)(p는 제 2 배선 방향에서의 픽셀 피치, gp는 제 1 이격 공간의 폭)일 수 있다. In this case, the pitch of the n first wirings is a value obtained by dividing the value obtained by subtracting the width of the first spacing space from the length of the n pixels in the second wiring direction by n

Figure pat00001

) (p is the pixel pitch in the second wiring direction, and gp is the width of the first spacing space).

한편, 상기 발광 영역 내에 구비된 유기 발광층과, 상기 유기 발광층의 하부 및 상부에 위치한 제 1 전극 및 제 2 전극으로 이루어진 유기 발광 다이오드를 더 포함할 수 있다. 상기 뱅크 및 유기 발광 다이오드는 상기 제 2 배선 상부에 위치하거나 상기 제 1 배선 하측에 위치할 수 있다. The organic light emitting diode may further include an organic light emitting layer disposed in the light emitting region and a first electrode and a second electrode positioned below and above the organic light emitting layer. The bank and the organic light emitting diode may be located above the second wiring or may be located below the first wiring.

또한, 상기 플렉서블 기재와 상기 제 1 배선의 층간에, 상기 제 1 이격 공간에 대응하여 동일 폭의 제 2 이격 공간을 갖는 제 2 무기 절연막을 더 포함할 수 있다. 이 경우, 상기 제 2 무기 절연막은 복수층이며, 동종 또는 이종의 절연 물질이 적층된 것이다. The semiconductor device may further include a second inorganic insulating film between the flexible substrate and the first wiring, the second inorganic insulating film having a second spacing space of the same width corresponding to the first spacing space. In this case, the second inorganic insulating film has a plurality of layers, and the same or different insulating materials are stacked.

또한, 상기 제 2 배선과 상기 유기 발광 다이오드 사이의 층간에, 상기 제 1 이격 공간에 대응하여 동일 폭의 제 3 이격 공간을 갖는 제 3 무기 절연막을 더 포함할 수 있다. The organic light emitting diode further includes a third inorganic insulating layer having a third spacing space of the same width corresponding to the first spacing space between the second wiring and the organic light emitting diode.

한편, 상기 픽셀 각각에, 상기 제 1 배선에서 돌출된 게이트 전극과, 상기 제 2 배선에서 돌출된 소오스 전극 및 소오스 전극과 이격하며 동일층의 드레인 전극과, 상기 소오스 전극 및 드레인 전극의 양측에서 각각 접속된 액티브층을 포함한 박막 트랜지스터를 더 포함할 수 있다. 이 경우, 상기 박막 트랜지스터의 상기 제 2 배선 방향에서의 피치는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 제 1 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00002

)(p는 제 2 배선 방향에서의 픽셀 피치, gp는 제 1 이격 공간의 폭)일 수 있다. On the other hand, in each of the pixels, a gate electrode protruded from the first wiring, a drain electrode of the same layer spaced apart from the source electrode and the source electrode protruded from the second wiring, and a drain electrode formed on both sides of the source electrode and the drain electrode And a thin film transistor including an active layer connected thereto. In this case, the pitch of the thin film transistor in the second wiring direction is a value obtained by dividing the value obtained by subtracting the width of the first spacing space from the length of the n pixels in the second wiring direction by n

Figure pat00002

) (p is the pixel pitch in the second wiring direction, and gp is the width of the first spacing space).

또한, 상기 유기 발광 다이오드의 상부와 상기 비표시 영역 상부를 덮는 유기막과 무기막이 한 쌍 이상 교번된 배리어 적층체를 더 포함할 수도 있다. The organic light emitting display device may further include a barrier laminate in which an organic film and an inorganic film are alternately stacked over the organic light emitting diode and the non-display area.

그리고, 상기 제 1 배선의 일측 또는 양변의 상기 비표시 영역에 스캔 드라이버와, 상기 제 2 배선의 일측의 상기 비표시 영역에 드라이버 IC 를 더 포함할 수 있다. The driver IC may further include a scan driver in the non-display area on one side or both sides of the first wiring, and a driver IC in the non-display area on one side of the second wiring.

상기 제 1 이격 영역은 상기 스캔 드라이버를 지나도록 연장될 수 있다. 이 경우, 상기 스캔 드라이버는 상기 제 1 배선에 각각 라인 상으로 대응된 복수개의 스캔 회로 블록과, 상기 드라이브 IC와 연결된 전압 신호 및 클럭 신호 배선을 포함할 수 있다. 여기서, 상기 비표시 영역의 상기 전압 신호 및 클럭 신호 배선의 외곽을 상기 제 1 무기 절연막이 덮는 것이 바람직하다.The first spacing region may extend past the scan driver. In this case, the scan driver may include a plurality of scan circuit blocks each corresponding to a line on the first line, and a voltage signal and a clock signal line connected to the drive IC. Here, it is preferable that the first inorganic insulating film covers an outer portion of the voltage signal and the clock signal wiring in the non-display region.

본 발명의 플렉서블 표시 장치는 다음과 같은 효과가 있다.The flexible display device of the present invention has the following effects.

첫째, 고해상도의 플렉서블 표시 장치에 있어서, 충격에 취약한 무기 절연막에 이격 공간을 형성하여, 스트레스를 분산시켜, 폴딩 스트레스가 반복된 영역에 스트레스 완화 및 크랙 발생을 감소시킬 수 있다. 따라서, 폴딩 스트레스에 강하며 유연성을 갖는 플렉서블 표시 장치를 구현할 수 있다.First, in a high-resolution flexible display device, a spacing is formed in an inorganic insulating film which is vulnerable to impact, so that stress can be dispersed, and stress relaxation and occurrence of cracks can be reduced in a region where folding stress is repeated. Therefore, it is possible to realize a flexible display device which is resistant to folding stress and has flexibility.

둘째, 이격 공간을 갖는 무기 절연막을 박막 트랜지스터 어레이 내에 구비하고, 상측 또는 하측의 유기 발광 다이오드에 대해서는 픽셀의 동일 영역에 유기 발광층을 배치하여 균등 발광의 배치가 가능하다. 따라서, 박막 트랜지스터 어레이 내의 이격 공간 배치에 의해 피치 조정이 있더라도, 무기 절연막의 이격 공간에 따른 표시 품위 저하가 없이 고른 표시가 가능하다.Second, uniform light emission can be arranged by providing an inorganic insulating film having a spacing space in the thin film transistor array and arranging an organic light emitting layer in the same area of the pixel for the organic light emitting diode on the upper or lower side. Therefore, even if the pitch adjustment is performed by the spacing space in the thin film transistor array, uniform display can be achieved without degradation of display quality according to the spacing of the inorganic insulating film.

도 1a 및 도 1b는 본 발명의 플렉서블 표시 장치 및 이의 폴딩 영역을 나타낸 평면도 및 단면도
도 2는 도 1a의 A 영역 확대도
도 3은 도 1a의 B 영역 확대도
도 4는 도 2의 I~I' 선상의 단면도
도 5a 내지 도 5c는 본 발명의 플렉서블 표시 장치의 스캔 라인, 무기 절연막의 이격 공간 및 발광 영역을 나타낸 평면도
도 6은 본 발명의 다른 실시예에 따른 플렉서블 표시 장치를 나타낸 평면도
도 7은 본 발명의 또 다른 실시예에 따른 플렉서블 표시 장치를 나타낸 단면도
도 8은 본 발명의 플렉서블 표시 장치의 변형예를 나타낸 단면도
도 9는 비교예에 따른 발광 영역과 박막 트랜지스터 어레이의 픽셀 영역의 대응 관계를 나타낸 평면도
도 10은 도 9의 Ⅱ~Ⅱ' 선상의 단면도
1A and 1B are a plan view and a cross-sectional view showing a flexible display device of the present invention and a folding region thereof;
Fig. 2 is an enlarged view of area A of Fig.
Fig. 3 is an enlarged view of region B in Fig.
4 is a cross-sectional view taken along the line I-I '
5A to 5C are plan views showing a scan line, a spacing space of the inorganic insulating film, and a light emitting region of the flexible display device of the present invention
6 is a plan view showing a flexible display device according to another embodiment of the present invention.
7 is a cross-sectional view showing a flexible display device according to another embodiment of the present invention
8 is a cross-sectional view showing a modified example of the flexible display device of the present invention
9 is a plan view showing a correspondence relationship between the light emitting region according to the comparative example and the pixel region of the thin film transistor array
10 is a cross-sectional view taken along the line II-II '

이하, 첨부된 도면들을 참조하여, 본 발명의 바람직한 실시예들을 설명한다. 명세서 전체에 걸쳐서 동일한 참조 번호들은 실질적으로 동일한 구성 요소들을 의미한다. 이하의 설명에서, 본 발명과 관련된 공지 기술 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우, 그 상세한 설명을 생략한다. 또한, 이하의 설명에서 사용되는 구성요소 명칭은 명세서 작성의 용이함을 고려하여 선택된 것으로, 실제 제품의 부품 명칭과 상이할 수 있다.Hereinafter, preferred embodiments of the present invention will be described with reference to the accompanying drawings. Like reference numerals throughout the specification denote substantially identical components. DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS In the following description, a detailed description of known technologies or configurations related to the present invention will be omitted when it is determined that the gist of the present invention may be unnecessarily obscured. The component names used in the following description are selected in consideration of easiness of specification, and may be different from the parts names of actual products.

도 1a 및 도 1b는 본 발명의 플렉서블 표시 장치 및 이의 폴딩 영역을 나타낸 평면도 및 단면도이며, 도 2는 도 1a의 A 영역 확대도이고, 도 3은 도 1a의 B 영역 확대도이다. 또한, 도 4는 도 2의 I~I' 선상의 단면도이다.FIGS. 1A and 1B are a plan view and a cross-sectional view showing a flexible display device and a folding area thereof according to the present invention, FIG. 2 is an enlarged view of an area A of FIG. 1A, and FIG. 3 is an enlarged view of a area B of FIG. 4 is a cross-sectional view taken along the line I-I 'in Fig.

본 발명의 플렉서블 표시 장치는, 도 1b와 같이, 장치가 부분적으로 구부러질 수 있는 벤더블(bendable) 표시 장치나, 혹은 장치가 전체적으로 말릴 수 있는 롤러블(rollable) 표시 장치를 포함하는 폴더블(foldable)이 가능한 표시 장치에 대한 것으로, 폴딩 영역은 중심 혹은 에지 영역이나 전체 영역 중 어느 영역이나 가능하고, 또한, 폴딩 영역도 하나만이 아니라 서로 이격된 형태로 여러 개 구비될 수 있다. 경우에 따라, 플렉서블 표시 장치는 폴딩 영역이 복수개일 때 여러 번 다른 방향으로 접혀, 다른 방향의 표시 면을 갖게 할 수도 있다.The flexible display device of the present invention can be applied to a flexible display device such as a bendable display device in which the device can be partially bent or a foldable display device in which the device can be rolled as a whole, foldable display device. The folding area can be any of a center, an edge area, and an entire area. Further, the folding area can be provided not only in one but also in a plurality of spaced apart from each other. In some cases, the flexible display device may be folded in different directions several times when the folding area is plural, so that the flexible display device may have display surfaces in different directions.

그리고, 상기 폴딩 영역은, 플렉서블 기재 상에 형성된 박막 트랜지스터 어레이와 유기 발광 다이오드 어레이의 가장 자리 및 플렉서블 기재 하면에 배치된 세트나 프레임의 특정 부위에 연성(flexibility)을 주어 설정이 가능하다.The folding region can be set by giving flexibility to specific portions of the thin film transistor array formed on the flexible substrate and the edge of the organic light emitting diode array and the set or frame disposed on the flexible substrate.

또한, 도 1a, 도 2 및 도 3과 같이, 폴딩 영역은 플렉서블 표시 장치의 어레이가 형성되는 플렉서블 기재의 장력에 따라 실제 폴딩 축에 해당되는 폴딩 라인뿐만 아니라 굴곡이 발생된 영역을 모두 포함하는 것으로, 상기 폴딩 영역에는 복수개의 픽셀 라인들이 배치되어 있다. 그리고, 본 발명의 스트레스를 완화하기 위해 구성되는 무기 절연막(150)의 이격 공간(GP)은 상기 폴딩 영역에 포함된 폴딩 축(폴딩 라인의 방향)을 따른 픽셀 라인들에 규칙적으로 구비된다. 필수 구성으로, 폴딩 영역에 무기 절연막(150)의 이격 공간(GP)이 구비되는 것으로, 폴딩 영역 외의 영역에도 무기 절연막(150)의 이격 공간(GP)은 더 구비될 수 있다. 그리고, 상기 이격 공간(GP)을 경계로, 상기 무기 절연막(150)은 액티브 영역(AA)에서 분리될 수 있다. Also, as shown in Figs. 1A, 2 and 3, the folding area includes both the folding line corresponding to the actual folding axis and the area where the flexing is generated according to the tension of the flexible substrate on which the array of flexible display devices is formed , And a plurality of pixel lines are arranged in the folding area. In addition, the spacing GP of the inorganic insulating layer 150 formed to mitigate the stress of the present invention is regularly provided in the pixel lines along the folding axis (direction of the folding line) included in the folding area. A space GP in which the inorganic insulating film 150 is spaced apart from the folding region may be provided in the folding region and a space GP in which the inorganic insulating film 150 is spaced apart from the folding region may be further provided. The inorganic insulating layer 150 may be separated from the active region AA at the boundary of the spacing GP.

한편, 본 발명의 플렉서블 표시 장치는 도 1a 및 도 4와 같이, 동일한 크기의 복수개의 픽셀을 매트릭스 상으로 포함한 액티브 영역(AA)과 그 주변의 비표시 영역을 가지며, 적어도 하나의 일축성의 폴딩 영역이 정의된 플렉서블 기재(10)와, 상기 플렉서블 기재(10) 상의 액티브 영역(AA)에, 상기 폴딩 영역의 축과 교차하는 방향의 픽셀(pixel)들에 대해, 복수개의 픽셀마다 이격 공간(GP)을 갖는 무기 절연막(150)을 갖는 구비된 박막 트랜지스터 어레이(1100) 및 상기 박막 트랜지스터 어레이(1100) 상에, 각 픽셀의 동일 위치에 발광 영역을 갖는 뱅크(162) 및 상기 발광 영역에 유기 발광층을 갖는 유기 발광 다이오드 어레이(1200)를 포함한다. 상기 유기 발광 다이오드 어레이(1200) 상에는, 외부의 습기나 외기로부터 안측의 유기 발광 다이오드를 보호하기 위해 유기막 및 무기막이 한 쌍 이상 적층된 배리어 적층체(1300)가 구비된다.1A and FIG. 4, the flexible display device of the present invention has an active area AA including a plurality of pixels of the same size in a matrix form and a non-display area around the active area AA, and at least one uniaxial folding A flexible substrate 10 on which an area is defined and an active area AA on the flexible substrate 10 in which a plurality of pixels are spaced apart from each other by a distance A bank 162 having a light emitting region at the same position of each pixel, and a plurality of organic light emitting regions formed in the light emitting region on the thin film transistor array 1100. The organic thin film transistor array 1100 includes: And an organic light emitting diode array 1200 having a light emitting layer. On the organic light emitting diode array 1200, a barrier laminate 1300 in which one or more pairs of an organic layer and an inorganic layer are stacked is provided to protect the organic light emitting diodes on the inside from moisture or outside air.

플렉서블 기재(10)를 어레이(1100, 1200)가 형성되는 기재로 이용한 이유는, 장치의 유연성을 주기 위함이며, 상기 플렉서블 기재(10)는 2㎛ 내지 150㎛의 두께로 절연성과 유연성을 함께 갖는 플라스틱 필름이다. 상기 플렉서블 기재(10)는 연성 가능한 플라스틱 필름으로, 폴리에스테르(polyester) 또는 폴리 에스테르를 포함하는 공중합체, 폴리이미드(polyimide) 또는 폴리 이미드를 포함하는 공중합체, 올레핀계 공중합체, 폴리아크릴산(polyacrylic acid) 또는 폴리아크릴산을 포함하는 공중합체, 폴리스티렌(polystyrene) 또는 폴리스테린을 포함하는 공중합체, 폴리설페이트(polysulfate) 또는 폴리설페이트를 포함하는 공중합체, 폴리카보네이트(polycarbonate) 또는 폴리 카보네이트를 포함하는 공중합체, 폴리아믹산(polyamic acid) 또는 폴리아믹산을 포함하는 공중합체, 폴리아민(polyamine) 및 폴리아믹산을 포함하는 공중합체, 폴리비닐 알콜(polyvinylalcohol), 폴리 알릴아민(polyallyamine)으로 이루어진 군에서 선택되는 하나 이상의 고분자 화합물을 포함할 수 있다. The reason why the flexible substrate 10 is used as the substrate on which the arrays 1100 and 1200 are formed is to provide flexibility of the device and the flexible substrate 10 has a thickness of 2 mu m to 150 mu m, It is a plastic film. The flexible substrate 10 is a soft plastic film and may be a copolymer including a polyester or a polyester, a copolymer containing a polyimide or a polyimide, an olefin copolymer, a polyacrylic acid a copolymer comprising polyacrylic acid or polyacrylic acid, a copolymer comprising polystyrene or polystyrene, a copolymer comprising polysulfate or polysulfate, polycarbonate or polycarbonate, A copolymer comprising a polyamic acid or a polyamic acid, a copolymer including a polyamine and a polyamic acid, a polyvinyl alcohol, and a polyallyamine. And may include one or more polymeric compounds.

또한, 플렉서블 기재(10)는 상부에 어레이 공정을 직접적으로 진행시 열이나 압력에 의해 상기 플렉서블 기재(10)가 말리거나 손상되는 문제를 방지하기 위해, 유리 기판(미도시) 상에 플렉서블 기재(10)를 형성하고, 차례로, 상기 플렉서블 기재(10) 표면에 복수 버퍼층(11)을 더 구비한 후, 어레이를 형성할 수 있다. 이 경우, 공정 중에 이용된 유리 기판은 어레이 형성 공정을 적용 후 제거되게 되며, 전체 플렉서블 표시 장치의 기판으로 상기 플렉서블 기재(10)가 남아있게 된다. In order to prevent the flexible substrate 10 from being dried or damaged due to heat or pressure when the array process is directly performed on the upper side of the flexible substrate 10, a flexible substrate (not shown) 10, and sequentially forming a plurality of buffer layers 11 on the surface of the flexible substrate 10, and then forming an array. In this case, the glass substrate used in the process is removed after application of the array forming process, and the flexible substrate 10 remains as a substrate of the entire flexible display device.

여기서, 상기 복수 버퍼층(11)은 복수층의 동종 또는 이종의 무기 절연막이 적층된 것이며, 전기적 절연과 플렉서블 기재(10) 안쪽의 어레이 보호 기능을 갖는다. 예를 들어, 상기 복수 버퍼층(11)에 포함되는 버퍼층은 SiNx 또는 SiOx 등의 무기 절연막일 수 있으며, 유연성을 저해하지 않는 구성 요소로 상기 복수 버퍼층(11)은 상기 플렉서블 기재(10)보다 수배 내지 수십 배 얇으며, 1㎛ 미만의 두께로 구비된다.Here, the multiple buffer layers 11 are formed by stacking a plurality of layers of the same or different types of inorganic insulating films, and have electrical insulation and an array protection function inside the flexible substrate 10. For example, the buffer layer included in the multiple buffer layer 11 may be an inorganic insulating film such as SiNx or SiOx, and is a constituent element that does not hinder the flexibility. Several tens times thinner, and less than 1 mu m in thickness.

한편, 상기 박막 트랜지스터 어레이(1100) 및 유기 발광 다이오드 어레이(1200)는 서로 순서를 전치하여 형성할 수도 있다(도 7 참조). 이 경우, 유기 발광 다이오드 어레이(1200)가 상기 버퍼층(11)에 접할 수 있으며, 상기 유기 발광 다이오드 어레이(1200) 상측에 박막 트랜지스터 어레이(1100)가 형성된다. In addition, the thin film transistor array 1100 and the organic light emitting diode array 1200 may be formed by shifting the order of the thin film transistor array 1100 and the organic light emitting diode array 1200 (see FIG. 7). In this case, the organic light emitting diode array 1200 can be in contact with the buffer layer 11, and the thin film transistor array 1100 is formed on the organic light emitting diode array 1200.

어느 경우나, 상기 박막 트랜지스터 어레이(1100)와 유기 발광 다이오드 어레이(1200)는 각각 픽셀(pixel)에 대응하여, 박막 트랜지스터(TFT)와 유기 발광 다이오드(OLED)를 가지며, 본 발명의 플렉서블 표시 장치의 폴딩 영역에 있어서는, 상기 폴딩 축에 교차하는 방향의 상기 박막 트랜지스터 어레이(1100)의 박막 트랜지스터(TFT)의 피치가 상기 유기 발광 다이오드 어레이(1200)의 유기 발광 다이오드의 피치와 상이하다. 특히, 폴딩 영역에 대해서는, 상기 박막 트랜지스터 어레이(1100)의 배선들의 층간, 배선 상하에 위치하는 무기 절연막(150)에 이격 공간(GP)을 갖고 유기 발광 다이오드(OLED)는 매 픽셀에 대해 동일 위치에 위치하기 때문에, 이격 공간(GP) 사이에 위치한 박막 트랜지스터(TFT)의 피치(Pl)가 유기 발광 다이오드의 피치(P, 픽셀의 피치와 동일)보다 작다. 한편, 본 발명의 플렉서블 표시 장치는, 각 픽셀의 동일 위치에 유기 발광 다이오드가 위치하여, 무기 절연막의 이격 공간 구비에 관계없이, 발광 영역의 면적이 줄지 않아, 폴딩 스트레스를 완화하는 구조에서 발광 효율이 저하하지 않는다.In any case, the thin film transistor array 1100 and the organic light emitting diode array 1200 each have a thin film transistor (TFT) and an organic light emitting diode (OLED) corresponding to pixels, and the flexible display device The pitch of the thin film transistors (TFT) of the thin film transistor array 1100 in the direction crossing the folding axis is different from the pitch of the organic light emitting diodes of the organic light emitting diode array 1200 in the folding region of the organic light emitting diode array 1200. Particularly, in the folding region, the organic light emitting diode OLED has a spacing GP in the inorganic insulating film 150 located between the wirings of the thin film transistor array 1100 and above and below the wirings, The pitch Pl of the thin film transistors TFT located between the spacing spaces GP is smaller than the pitch P of the organic light emitting diodes (equal to the pitch of the pixels). On the other hand, in the flexible display device of the present invention, the organic light emitting diode is located at the same position of each pixel, the area of the light emitting region is not reduced regardless of the space of the inorganic insulating film, .

본 발명의 플렉서블 표시 장치를 보다 구체적으로 설명하면 다음과 같다.The flexible display device of the present invention will be described in more detail as follows.

도 1a 및 도 2 내지 도 4와 같이, 동일한 크기의 복수개의 픽셀을 매트릭스 상으로 포함한 액티브 영역(AA)과 그 주변의 비표시 영역을 가지며, 적어도 하나의 일축성의 폴딩 영역이 정의된 플렉서블 기재(10)와, 상기 플렉서블 기재(10) 상의 상기 액티브 영역(AA)에, 각 픽셀의 동일 위치에 발광 영역(OR)을 갖는 뱅크(162)와, 상기 플렉서블 기재(10) 상의 상기 액티브 영역(AA)에, 서로 다른 층에 위치하며, 각각 상기 폴딩 영역의 축과 이에 교차하는 방향을 따라 배치된 복수개의 제 1 배선(111) 및 제 2 배선(112) 및 상기 제 1 배선(111)의 하측과 상기 제 2 배선(112)의 상측에, n(n은 자연수)개의 제 1 배선(111)마다 상기 폴딩 영역의 축을 따라 이격 공간을 갖는 무기 절연막(150)을 포함한다.As shown in FIGS. 1A and 2 to 4, a flexible substrate having an active region AA including a plurality of pixels of the same size as a matrix and a non-display region therearound, wherein at least one uniaxial folding region is defined, A bank 162 having a light emitting region OR at the same position of each pixel in the active region AA on the flexible substrate 10 and an active region A plurality of first wirings 111 and a plurality of first wirings 112 and a plurality of first wirings 111 disposed on different layers and arranged along the axis of the folding region and a direction crossing the axes, (N is a natural number) first wirings 111 on the lower side of the second wiring 112 and on the upper side of the second wiring 112, respectively.

상기 제 1 배선(111)은 폴딩 영역의 축, 즉, 폴딩 라인의 방향을 따라 형성되는 것이며, 상기 제 2 배선(112)은 폴딩 라인에 교차하는 방향으로 형성된다. 제 1 배선(111)과 제 2 배선(112)은 서로 다른 층에 구비되며, 일예로, 상기 제 1 배선(111)은 스캔 배선으로, 상기 제 2 배선(112)은 데이터 배선, 전원 전압(Vdd) 배선 및 접지 전압(Vss) 배선 등일 수 있다.The first wiring 111 is formed along the axis of the folding area, that is, the folding line, and the second wiring 112 is formed in a direction crossing the folding line. The first wiring 111 and the second wiring 112 are provided in different layers. For example, the first wiring 111 is a scan wiring, the second wiring 112 is a data wiring, a power supply voltage Vdd) wiring and ground voltage (Vss) wiring.

도 1a 및 도 2 내지 도 4는 상기 폴딩 라인의 방향이 X축의 방향으로 설정된 바를 나타내었으나, 이에 한하는 것은 아니다. 만일, 상기 폴딩 라인의 방향이 Y축의 방향이라면, 제 1 배선은 Y축의 방향일 것이며, 제 2 배선은 X축의 방향일 것이다. 폴딩 라인의 방향이 Y축의 방향일 경우, Y축 방향으로 배치된 제 1 배선을 스캔 배선으로 하여 일반적인 픽셀의 배치 방식(X축 방향이 스캔 배선, Y축 방향이 데이터 배선)을 90도 회전시켜 배치시킬 수도 있을 것이다. 물론 이 경우에도 제 1 배선은 스캔 배선으로, 제 2 배선은 데이터 배선, 전원 전압(Vdd) 배선 및 접지 전압(Vss) 배선으로 도시된 바와 동등하게 유지시킬 수도 있다.Although FIGS. 1A and 2 to 4 show the folding lines set in the X-axis direction, the present invention is not limited thereto. If the direction of the folding line is the Y-axis direction, the first wiring may be the Y-axis direction and the second wiring may be the X-axis direction. When the direction of the folding line is the Y-axis direction, a general arrangement of pixels (scan wiring in the X-axis direction and data wiring in the Y-axis direction) is rotated 90 degrees by using the first wiring arranged in the Y- It may be deployed. Of course, in this case as well, the first wiring may be held as a scan wiring, and the second wiring may be maintained as shown by a data wiring, a power supply voltage (Vdd) wiring and a ground voltage (Vss) wiring.

도시된 도면에서는 상기 제 1 배선(111)이 하측에, 상기 제 2 배선(112)이 상측에 위치한 것을 나타내었으나, 이에 한정되지는 않는다. 경우에 따라, 상기 제 1 배선(111)이 상기 제 2 배선(112) 대비 상측에 위치할 수도 있다. 적어도 제 1 배선(111)과 제 2 배선(112)는 그 교차부위에 하나 이상의 박막 트랜지스터(TFT)를 구비하며, 특히, 도 2 내지 도 4와 같이, 폴딩 라인 방향으로 배치되는 제 1 배선(111)의 y 피치가 상기 이격 공간(GP) 사이에서 이격 공간(GP)이 없는 구조 대비 줄어든 형상을 가진다. 이 경우, 도 3을 살펴보면, 이격 공간(GP) 사이에는 상기 제 1 배선(111)의 y 피치(제 2 배선 방향의 피치)가 픽셀의 y 피치(제 2 배선 방향의 피치)보다 줄어들게 되며, 이격 공간(GP)으로 나뉘는 n개(n은 자연수)의 픽셀 라인들을 하나의 블록이라 할 때, 인접한 블록(block)들에 있어서, 전 블록의 마지막 픽셀 라인의 제 1 배선(111)과 다음 블록의 첫번째 픽셀 라인의 제 1 배선(111)간의 간격(Hb)은, 이격 공간(GP)의 배치로, 블록 내부의 제 1 배선(111)간의 간격(Ha)보다 크게 된다.Although the first wiring 111 and the second wiring 112 are shown on the lower side and the upper side, respectively, the present invention is not limited thereto. In some cases, the first wiring 111 may be located on the upper side of the second wiring 112. At least the first wiring 111 and the second wiring 112 have at least one thin film transistor (TFT) at the intersection thereof. In particular, as shown in FIGS. 2 to 4, the first wiring 111 111 have a reduced pitch relative to the structure having no spacing gap GP between the spacing spaces GP. 3, the y pitch (the pitch in the second wiring direction) of the first wiring 111 is smaller than the y pitch (the pitch in the second wiring direction) of the pixels between the spacing GPs, When n (n is a natural number) pixel lines divided into a spacing GP are one block, in the adjacent blocks, the first wiring 111 of the last pixel line of the previous block and the next block The spacing Hb between the first wirings 111 of the first pixel line of the block is larger than the spacing Ha between the first wirings 111 inside the block due to the arrangement of the spacing GP.

따라서, 상기 폴딩 영역에서 상기 제 2 배선(112) 방향으로 규칙적인 상기 픽셀의 피치(P)와 상기 제 1 배선(111)의 피치(Pl)가 상이하다. Therefore, the pitch P of the pixel in the folding region in the direction of the second wiring 112 is different from the pitch Pl of the first wiring 111 in the folding region.

이 경우, 블록(block)을 주기로 동일 형상으로 상기 제 1 배선(111)들이 배치되게 된다.In this case, the first wirings 111 are arranged in the same shape with a block period.

그리고 도 2 내지 도 4의 도면에서는 상기 블록(block)에 제 2 배선(112) 방향으로 3개의 픽셀이 대응됨을 나타내었으나, 이에 한하지 않는다. 상기 블록(block)은 최소 단위로, 하나 이상의 픽셀 라인이 될 수 있으며, 폴딩 영역의 스트레스를 분산시킬 수 있는 수준에서 이격 공간(GP)을 분산배치함에 있어, 구분되는 하나 이상의 픽셀 라인을 단위로 한다. 스트레스 분산 효과를 위해, 상기 폴딩 영역에 포함된 복수개의 픽셀 라인보다는 작게 구분한다. 그리고, 상기 이격 공간(GP)의 폭(gp)은 예를 들어, 3㎛ 내지 10㎛로, 폴딩 라인 방향으로 스트레스가 전달시 그 스트레스가 경로를 멈추거나 우회할 수 있을 정도의 폭으로 설정한다.In FIGS. 2 to 4, three pixels correspond to the block in the direction of the second wiring 112, but the present invention is not limited thereto. The block may be at least one pixel line in a minimum unit and may be a unit of one or more divided pixel lines in a distributed arrangement of the spacing GPs at a level capable of distributing the stress of the folding area do. For the stress dispersing effect, the lines are divided into smaller than the plurality of pixel lines included in the folding area. The width gp of the spacing gap GP is set to, for example, 3 m to 10 m, such that the stress can be stopped or bypassed when the stress is transmitted in the folding line direction .

또한, 상기 폴딩 라인에 교차하는 제 2 배선(112)은 매 픽셀에 동일 x 피치를 갖는다.In addition, the second wires 112 crossing the folding lines have the same x pitch in each pixel.

여기서, 이격 공간 사이의 상기 n개의 제 1 배선(111)의 피치(Pl)는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00003

)(P는 제 2 배선 방향에서의 픽셀 피치, gp는 이격 공간의 폭)에 해당한다.Here, the pitch P1 of the n first wirings 111 between the spacing spaces is a value obtained by dividing the value obtained by subtracting the width of the spacing space from the length of the n pixels in the second wiring direction by n (

Figure pat00003

(P is the pixel pitch in the second wiring direction, and gp is the width of the spacing space).

상기 각 픽셀에 대응하여서는, 상기 뱅크(162)로 정의된 발광 영역(OR) 내에 구비된 유기 발광층(163)과, 상기 유기 발광층(163)의 하부 및 상부에 위치한 제 1 전극(161) 및 제 2 전극(164)을 포함한 유기 발광 다이오드(OLED)를 구비한다. 이 경우, 상기 유기 발광층(163)과 각각의 제 1, 제 2 전극(161, 164) 사이에 제 1, 제 2 공통층의 유기물층을 포함할 수 있으며, 상기 제 1, 제 2 공통층은 각각 정공 수송층의 기능과 전자 수송층의 기능을 한다.The organic light emitting layer 163 provided in the light emitting region OR defined by the bank 162 corresponds to each pixel and the first electrode 161 and the organic light emitting layer 163 located below and above the organic light emitting layer 163, And an organic light emitting diode (OLED) including two electrodes (164). In this case, the first and second common layers may include an organic material layer of the first and second common layers between the organic light emitting layer 163 and the first and second electrodes 161 and 164, Functions as a hole transporting layer and functions as an electron transporting layer.

여기서, 상기 발광 영역(OR)은 각 픽셀에 대응하여, 동일 위치에 동일 폭으로 구비되는 것으로, 하측 박막 트랜지스터 어레이(1100)의 이격 공간(GP) 설정에 따른 배치의 영향을 받지 않아, 충분한 발광 효율을 확보할 수 있다.The light emitting area OR corresponds to each pixel and has the same width at the same position and is not influenced by the arrangement according to the setting of the spacing GP of the lower thin film transistor array 1100, Efficiency can be secured.

그리고, 상기 제 1 전극(161)은 상기 제 1, 제 2 배선(111, 112)을 포함한 박막 트랜지스터 어레이(1100) 상에 위치하며, 상기 뱅크(162) 하측에 위치할 수 있다.The first electrode 161 is located on the thin film transistor array 1100 including the first and second wirings 111 and 112 and may be located below the bank 162.

한편, 도 4와 같이, 상기 박막 트랜지스터 어레이(1100)는 상기 픽셀(pixel) 각각에, 상기 제 1 배선(111)과 동일층의 게이트 전극(121)과, 상기 제 2 배선(112)과 동일층의 서로 이격한 소오스 전극(122) 및 드레인 전극(123)과, 상기 소오스 전극(122) 및 드레인 전극(123)의 양측에서 각각 접속된 액티브층(126)을 포함한 박막 트랜지스터(TFT)를 갖는다.4, the thin film transistor array 1100 includes the same gate electrode 121 as the first wiring 111 and the same gate electrode 121 as the second wiring 112, Film transistor (TFT) including a source electrode 122 and a drain electrode 123 spaced apart from each other and an active layer 126 connected on both sides of the source electrode 122 and the drain electrode 123, respectively .

상기 게이트 전극(121)은 상기 제 1 배선(111)에서 연장되는 형상일 수도 있고, 혹은 스토리지 전극에서 연장되는 것으로 제 1 배선(111)과 동일층이지만, 이격하여 형성될 수도 있다.The gate electrode 121 may extend from the first wiring 111 or may extend from the storage electrode to the same layer as the first wiring 111 but may be spaced apart from the first wiring 111.

여기서, 상기 박막 트랜지스터(TFT)의 드레인 전극(123)은 상기 유기 발광 다이오드(OLED)의 제 1 전극(161)과 전기적으로 접속되어, 각 픽셀의 구동을 선택적으로 하여, 플렉서블 표시 장치를 액티브 매트릭스로 구동할 수 있다.The drain electrode 123 of the thin film transistor TFT is electrically connected to the first electrode 161 of the organic light emitting diode OLED so that the driving of each pixel is selectively performed to connect the flexible display device to the active matrix . ≪ / RTI >

상기 액티브층(126)은 도시된 도면과 같이, 제 1 배선(111) 및 게이트 전극(121)보다 하측에 형성될 수도 있고, 혹은 게이트 전극(121)의 층과 소오스/드레인 전극(122, 123)의 층간에 위치할 수도 있고, 혹은 상기 소오스/드레인 전극(122, 123)의 상측에 위치할 수도 있다. 어느 경우나, 상기 소오스/드레인 전극(122, 123)과 상기 액티브층(126)의 양측은 각각 접속된다.The active layer 126 may be formed below the first wiring 111 and the gate electrode 121 or may be formed below the source electrode 121 and the source and drain electrodes 122 and 123 Or may be located on the upper side of the source / drain electrodes 122 and 123. In either case, both sides of the source / drain electrodes 122 and 123 and the active layer 126 are connected.

상기 액티브층(126)은 폴리 실리콘, 비정질 실리콘, 산화물 반도체층일 수 있다. 상기 액티브층(126)은 게이트 전극(121) 및 소오스/드레인 전극(122, 123)과 다른 층에 위치하므로, 상기 액티브층(126)과 인접한 다른 전극 혹은 배선 사이에도 무기 절연막이 구비된다.The active layer 126 may be a polysilicon layer, an amorphous silicon layer, or an oxide semiconductor layer. Since the active layer 126 is located on a different layer from the gate electrode 121 and the source / drain electrodes 122 and 123, an inorganic insulating film is also provided between the active layer 126 and another electrode or wiring adjacent to the active layer 126.

한편, 도시하지 않았지만, 픽셀 내에는 도시된 제 1, 제 2 배선(111, 122)이나 박막 트랜지스터(TFT) 외에, 추가적으로 배선 및 다른 박막 트랜지스터나 스토리지 캐패시터가 추가될 수 있다. 바람직하게는 추가적인 배선도 상기 제 1, 제 2 배선(111, 112) 중 어느 하나와 동일층에 위치시켜, 별도의 마스크 추가를 배제할 수 있다.Although not shown, wirings and other thin film transistors and storage capacitors may be added in addition to the first and second wirings 111 and 122 and the thin film transistors (TFT) shown in the pixel. Preferably, the additional wiring may be located on the same layer as any one of the first and second wirings 111 and 112 to eliminate the additional mask.

상기 무기 절연막(150)은, 상기 복수 버퍼층(11)과 액티브층(126)(액티브층(126)이 배선들보다 하측에 구성될 때) 사이의 층간에 제 1 층간 절연막(151)과, 상기 액티브층(126)과 상기 제 1 배선(111)/게이트 전극(121)의 층간에 제 2 층간 절연막(152)과, 상기 제 1 배선(111)/게이트 전극(121)과 제 2 배선(112)/소오스 전극(122)/드레인 전극(123) 사이의 층간에 제 3 층간 절연막(153)과, 상기 제 2 배선(112)/소오스 전극(122)/드레인 전극(123) 과 상기 유기 발광 다이오드(OLED)의 층간에 구비된 제 4 층간 절연막(154)을 포함한다. The inorganic insulating film 150 is provided between the first buffer layer 11 and the active layer 126 (when the active layer 126 is formed below the wirings) A second interlayer insulating film 152 is formed between the active layer 126 and the first wiring 111 and the gate electrode 121 and a second interlayer insulating film 152 is formed between the first wiring 111 and the second wiring 112 The third interlayer insulating film 153 and the second wiring 112 / the source electrode 122 / the drain electrode 123 and between the source electrode 122 and the drain electrode 123, And a fourth interlayer insulating film 154 provided between the layers of the organic light emitting diode (OLED).

그리고, 상기 제 1 내지 제 4 층간 절연막(151, 152, 153, 154)은 동일 위치에 이격 공간(GP)을 가지며, 이에 따라, 스트레스가 무기막을 통해 전달될 때, 상기 이격 공간(GP)을 통해 분산되어, 스트레스 전달력을 낮출 수 있다. 이들 제 1 내지 제 4 층간 절연막(151, 152, 153, 154)은 산화막, 질화막 등의 무기 절연막이며, 상대적으로 유기막에 비해 탄력성이 없어 깨지기 쉬운 특징을 갖는다. 하지만, 본 발명의 플렉서블 표시 장치에 있어서는, 탄력성이 적은 이러한 무기 절연막에 이격 공간(GP)을 구비하여, 폴딩시 가해지는 외력의 스트레스가 특정 부위가 집중되지 않고 분산시키고, 또한, 스트레스의 전달을 영역별로 차단하여 전체 박막 트랜지스터 어레이(1100)의 무기 절연막(150)의 절연 기능을 유지할 수 있다. 따라서, 폴딩시 스트레스 집중에 의해 발생되는 비점등과 같은 문제를 해결할 수 있다.The first to fourth interlayer insulating films 151, 152, 153, and 154 have a spacing gap GP at the same position. Accordingly, when the stress is transferred through the inorganic film, So that the stress transfer ability can be lowered. These first to fourth interlayer insulating films 151, 152, 153, and 154 are inorganic insulating films such as an oxide film and a nitride film, and are relatively fragile because they are less resilient than organic films. However, in the flexible display device of the present invention, it is preferable that such an inorganic insulating film with low elasticity is provided with a spacing gap GP so that stress of an external force applied at the time of folding is dispersed without concentrating a specific portion, The insulating function of the inorganic insulating film 150 of the entire thin film transistor array 1100 can be maintained. Therefore, it is possible to solve the problems such as the non-lighting caused by the concentration of stress at the time of folding.

이 경우, 상기 블록 내의 이격 공간 내에서 박막 트랜지스터의 상기 제 2 배선 방향에서의 피치는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00004

)(P는 제 2 배선 방향에서의 픽셀 피치, gp는 이격 공간의 폭)에 해당한다. 만일 각 픽셀에 대응하여, 복수개의 박막 트랜지스터가 위치할 경우, 예를 들어, 스위칭 박막 트랜지스터와 구동 박막 트랜지스터가 하나의 픽셀에 구비된 경우, 동종의 박막 트랜지스터끼리 피치를 비교한다.In this case, the pitch in the second wiring direction of the thin film transistor in the spacing space in the block is calculated by dividing the value obtained by subtracting the width of the spacing space from the length of the n pixels in the second wiring direction by n Value (

Figure pat00004

(P is the pixel pitch in the second wiring direction, and gp is the width of the spacing space). If a plurality of thin film transistors are positioned corresponding to each pixel, for example, when a switching thin film transistor and a driving thin film transistor are provided in one pixel, the pitches of the same kind of thin film transistors are compared with each other.

한편, 상술한 실시예의 본 발명의 플렉서블 표시 장치에 있어서, 상기 유기 발광 다이오드는 상부 발광 방식으로, 하측의 박막 트랜지스터의 배치나 피치의 영향을 받지 않고, 각각의 픽셀의 발광 영역에 따라 발광이 이루어지며, 하부 배선 등의 차광성이나 반사에 영향을 받지 않아 고해상도 배치가 가능하다.On the other hand, in the flexible display device according to the present invention of the above-described embodiment, the organic light emitting diode is a top emission type in which light is emitted according to the light emitting region of each pixel without being influenced by arrangement or pitch of the lower thin film transistor And can be arranged at a high resolution without being affected by the light-shielding property or reflection of the lower wiring.

또한, 본 발명의 플렉서블 표시 장치의 상부에는, 상기 유기 발광 다이오드 어레이(1200)의 상부와 상기 비표시 영역 상부를 덮는 유기막과 무기막이 한 쌍 이상 교번된 배리어 적층체(1300)를 더 포함한다. 상기 배리어 적층체(1300)는 상기 유기 발광 다이오드(1200)를 상부뿐만 아니라 측부까지 충분히 덮는 것으로, 적층되는 유기막이 하측의 구성 또는 무기막의 평탄화할 수 있을 정도로 형성된다.The flexible display device of the present invention further includes a barrier laminate 1300 in which an organic film and an inorganic film are alternately overlapped on an upper portion of the organic light emitting diode array 1200 and an upper portion of the non- . The barrier laminate 1300 sufficiently covers the organic light emitting diode 1200 to the side as well as the top, so that the organic film to be laminated is formed so as to be able to planarize the underlying structure or the inorganic film.

그리고, 상기 제 1 배선(111)의 일측 또는 양변의 상기 비표시 영역에 스캔 드라이버(130a, 130b)와, 상기 제 2 배선(112)의 일측의 상기 비표시 영역에 드라이버 IC(20) 를 더 포함할 수 있다. The driver ICs 130a and 130b are formed on the non-display area on one side or both sides of the first wiring 111 and the driver IC 20 is mounted on the non-display area on one side of the second wiring 112 .

여기서, 스캔 드라이버(130a, 130b)는 상기 제 1 배선(111)이 스캔 배선일 경우에 대응하여 배치되는 것이며, 상기 박막 트랜지스터 어레이(1100)를 형성하는 동일 공정에서 함께 제조되어, 별도의 패드 구성이 부착 공정없이 상기 플렉서블 기재(10) 상에 내장되는 것이다.The scan driver 130a and the scan driver 130b are disposed corresponding to the first wiring 111 when the first wiring 111 is a scan line and are manufactured together in the same process of forming the thin film transistor array 1100, And is embedded on the flexible substrate 10 without an attaching step.

상기 드라이버 IC(20)는 도시되지 않았지만, 상기 플렉서블 기재(10) 상에 구비된 패드 전극에 접속되는 것이다. 상기 패드 전극은 상기 제 2 배선(112)에서 연장된 형태로, 상기 패드 전극을 통해 상기 드라이버 IC(120)에서 상기 제 2 배선(112)으로 영상 신호가 공급될 수 있다. 또한, 상기 드라이버 IC(20)는 전압 인가 라인 및 클럭 신호 라인(132)을 통해 상기 스캔 드라이버(130a, 130b)로 전압 신호와 클럭 신호를 공급한다. The driver IC 20 is connected to a pad electrode provided on the flexible substrate 10 although not shown. The pad electrode may extend from the second wiring 112 and a video signal may be supplied from the driver IC 120 to the second wiring 112 through the pad electrode. The driver IC 20 supplies a voltage signal and a clock signal to the scan drivers 130a and 130b through a voltage application line and a clock signal line 132. [

기능적으로 상기 드라이버 IC(20)는 상기 제 2 배선(112)에 영상 신호를 전달하는 데이터 드라이버와, 스캔 드라이버 및 데이터 드라이버의 클럭 신호를 생성 및 전달하는 타이밍 제어부를 포함한다. Functionally, the driver IC 20 includes a data driver for transmitting a video signal to the second wiring 112, and a timing controller for generating and transmitting a clock signal of the scan driver and the data driver.

한편, 상기 스캔 드라이버(130a, 130b)는 상기 제 1 배선(111)에 각각 라인 상으로 대응된 복수개의 스캔 회로 블록(GIP1, GIP2, …., GIP9)과, 상기 드라이브 IC(20)와 연결된 전압 인가 라인 및 클럭 신호 라인(132)이 연장되는 전압 신호 및 클럭 신호 전달 라인(135)을 포함한다.The scan driver 130a and the scan driver 130b may include a plurality of scan circuit blocks GIP1, GIP2, ..., GIP9 corresponding to the first wirings 111 in a line, A voltage application line and a clock signal transmission line 135 in which a voltage application line and a clock signal line 132 are extended.

상기 스캔 드라이버(130a, 130b)는 블록화되어 도시되어 있지만, 게이트 라인들간의 Y 피치와 동일한 Y 피치의 라인 상으로 스캔 회로 블록(GIP1, GIP2, GIP3,..., GIP9)을 가지며, 상기 스캔 회로 블록(GIP1, GIP2, GIP3,..., GIP9)은 쉬프트 레지스터(shift register), 레벨 쉬프터(level shifter), 버퍼(buffer)를 포함한다. 이 경우, 각 버퍼(buffer)의 출력단은 상기 제 1 배선(111)의 일단과 직접 연결되어, 상기 스캔 드라이버(130a, 130b)는 액티브 영역(AA)의 제 1 배선(111)에 전기적으로 연결된다. The scan drivers 130a and 130b have the scan circuit blocks GIP1, GIP2, GIP3, ..., and GIP9 on a line having a Y pitch equal to the Y pitch between the gate lines, The circuit blocks GIP1, GIP2, GIP3, ..., GIP9 include a shift register, a level shifter, and a buffer. In this case, the output terminal of each buffer is directly connected to one end of the first wiring 111, and the scan driver 130a and 130b are electrically connected to the first wiring 111 of the active area AA do.

상기 스캔 드라이버(130a, 130b)가 비표시 영역의 상기 제 1 배선(111)의 양단에 배치되었을 때, 도 2에 도시된 바와 같이, 이격 공간(GP)은 상기 스캔 드라이버(130a, 130b)에도 구비될 수 있다. 이 경우, 상기 스캔 드라이버(130a, 130b)의 스캔 회로 블록(GIP)은 각각이 복수개의 박막 트랜지스터의 형태로 이루어지며, 박막 트랜지스터 어레이(1100)의 형성시 함께 구비되는 것으로, 동일 부위에 무기 절연막(150)의 이격 공간(GP)을 함께 가질 수 있는 것이다. When the scan drivers 130a and 130b are disposed at both ends of the first wiring 111 in the non-display area, as shown in FIG. 2, the spacing GP is also applied to the scan drivers 130a and 130b . In this case, the scan circuit blocks (GIP) of the scan drivers 130a and 130b are formed in the form of a plurality of thin film transistors, and are formed when the thin film transistor array 1100 is formed. (GP) of the main body 150 can be held together.

이 경우에도, 상기 이격 공간(GP)이 플렉서블 기재(10)의 에지까지 구비되는 것보다는, 상기 비표시 영역의 상기 전압 신호 및 클럭 신호 전달 라인(135)의 외곽에 무기 절연막(150)을 남기도록 하여, 외기나 습기가 에지에서 들어오지 못하고, 일차적으로 무기 절연막(150)에 의한 차단될 수 있게 한다. Even in this case, rather than the gap GP being provided up to the edge of the flexible substrate 10, the inorganic insulating layer 150 is left on the outside of the voltage signal and the clock signal transmission line 135 of the non- So that outside air or moisture can not enter the edge and can be primarily blocked by the inorganic insulating film 150.

상기 이격 공간(GP)에는 상기 무기 절연막(150)이 제거되므로, 이 부위는, 상측의 유기 발광 다이오드 어레이(1200)의 뱅크(162)가 채워질 수 있다.Since the inorganic insulating layer 150 is removed in the spacing space GP, the bank 162 of the upper organic light emitting diode array 1200 may be filled.

이하, 박막 트랜지스터 어레이의 제 1 배선의 y 피치(Pl)와, 블록당 하나씩 구비되는 무기 절연막의 이격 공간(GP)과, 발광 영역(OR)을 픽셀과 대응하여 살펴본다.Hereinafter, the y pitch Pl of the first wiring of the thin film transistor array, the spacing GP of the inorganic insulating film provided for each block, and the light emitting area OR are considered in correspondence with the pixels.

도 5a 내지 도 5c는 본 발명의 플렉서블 표시 장치의 스캔 라인, 무기 절연막의 이격 공간 및 발광 영역을 나타낸 평면도이다.5A to 5C are plan views showing a scan line, a spacing space of an inorganic insulating film, and a light emitting region of the flexible display device of the present invention.

도 5a와 같이, 액티브 영역의 각 영역에 규칙적으로 동일한 y 피치(P)를 갖는 픽셀(pixel)과 대비하여, 제 1 배선(111)은 도 5b의 이격 공간(GP) 구비를 위해, 블록에 n개의 픽셀 라인이 배치된다고 할 때, 인접한 이격 공간(GP)들 사이에서, 블록의 y 피치에서 이격 공간의 폭을 뺀 수치만큼 조정된 영역에서 제 1 배선(111)이 n개 만큼 분포하여야 하므로, 상대적으로 픽셀의 y 피치(P)보다 작은 값을 피치(Pl)를 갖는다.As shown in FIG. 5A, in contrast to pixels having regularly the same y-pitch P in each region of the active region, the first wiring 111 is connected to a block Since n pieces of the first wirings 111 should be distributed in the area adjusted by the value obtained by subtracting the width of the spacing space from the y pitch of the block between adjacent spacing spaces GP , And has a pitch P1 that is smaller than the y-pitch (P) of the pixel relatively.

하지만, 도 5c와 같이, 발광 영역(OR)은 하측의 박막 트랜지스터 어레이의 피치 조정과 관계없이, 매 픽셀마다 정 위치에 배치되므로, 본 발명의 플렉서블 표시 장치의 표시 면적의 손실이 없이, 고른 효율로 발광을 할 수 있다.However, as shown in FIG. 5C, since the light emitting region OR is disposed at a predetermined position for every pixel regardless of the pitch adjustment of the lower thin film transistor array, the display area of the flexible display device of the present invention is not lost, The light emission can be performed.

한편, 상술한 설명에서는, 박막 트랜지스터 어레이(1100) 상에 유기 발광 다이오드(1200)가 배치되는 점만을 설명하였으나, 본 발명의 플렉서블 표시 장치는, 이에 한하지 않는다. 예를 들어, 동일한 발광 영역(OR)을 갖는 뱅크(162)를 이용하되, 발광 소자로, 유기 발광 다이오드를 대체하여, 양자점 발광 소자나 전기 영동 소자 등이 구비되어, 유효한 표시가 가능할 수 있다.In the above description, only the point that the organic light emitting diode 1200 is disposed on the thin film transistor array 1100 is explained. However, the flexible display device of the present invention is not limited to this. For example, a bank 162 having the same light emitting region OR may be used, and a light emitting element may be replaced with an organic light emitting diode, and a quantum dot light emitting element, an electrophoretic element, or the like may be provided to enable effective display.

이하, 본 발명의 다른 실시예에 따른 플렉서블 표시 장치에 대해 설명한다.Hereinafter, a flexible display device according to another embodiment of the present invention will be described.

도 6은 본 발명의 다른 실시예에 따른 플렉서블 표시 장치를 나타낸 평면도이다.6 is a plan view showing a flexible display device according to another embodiment of the present invention.

도 6과 같이, 본 발명의 다른 실시예에 따른 플렉서블 표시 장치는 이격 공간(GP)이 폴딩 영역에 한하지 않고, 플렉서블 기재(10)에 전체에 걸쳐 구비될 수도 있다. 이 경우, 플렉서블 표시 장치는 플렉서블 기재(10)의 전체에 걸쳐 고른 유연성을 및 스트레스 분산성을 갖게 되며, 의도하지 않은 폴딩 동작에 대한 내성을 가질 수 있다.As shown in FIG. 6, the flexible display device according to another embodiment of the present invention is not limited to the folding area GP but may be provided over the entire flexible substrate 10 as well. In this case, the flexible display device has uniform flexibility and stress dispersibility over the entirety of the flexible substrate 10, and can have resistance to unintentional folding operation.

실질적으로, 플렉서블 표시 장치는, 공정 중 플렉서블한 패널의 특성 때문에 핸들링(handling)이나 여러 환경에서 크랙(crack) 발생의 위험 요소를 가지고 있다. 이 경우, 도 6과 같이, 전체 영역에 걸쳐 이격 공간(GP)을 갖는 무기 절연막(150)을 구비시 공정이나 열악한 환경에서 받을 수 있는 물리적인 스트레스를 완화할 수 있으며, 스트레스 발생시 스트레인 마진(strain margin)을 확보할 수 있게 된다. Practically, flexible display devices have the risk of handling or cracking in various environments due to the characteristics of the flexible panel during the process. In this case, as shown in FIG. 6, when the inorganic insulating film 150 having the spacing gap GP is provided over the entire region, it is possible to alleviate the physical stress that can be received in a process or a harsh environment, margin can be ensured.

도 7 은 본 발명의 또 다른 실시예에 따른 플렉서블 표시 장치를 나타낸 단면도이다.7 is a cross-sectional view illustrating a flexible display device according to another embodiment of the present invention.

도 7은 본 발명의 또 다른 실시예에 따른 플렉서블 표시 장치를 나타낸 것으로, 유기 발광 다이오드 어레이(1200)를 복수 버퍼층(11) 상에 바로 형성하고, 이어 박막 트랜지스터 어레이(1100)를 배치한 것을 나타낸 것이다. 이 경우, 상기 박막 트랜지스터 어레이(1100)는 상술한 바와 동일한 이격 공간(GP)을 구비한 무기 절연막을 갖는 것이며, 이 경우, 상측의 배리어 적층체(1300)가 이격 공간(GP)을 채울 수 있다. 상기 배리어 적층체(1300)는 유기막과 무기막이 한쌍 이상 적층된 형태이며, 이 중 유기막은 충분한 두께로 형성되어 상기 이격 공간(GP)을 매립할 수 있는 수준이며, 이에 따라 배리어 적층체(1300)는 이격 공간(GP)으로 투습을 방지할 수 있는 기능을 한다.7 shows a flexible display device according to still another embodiment of the present invention. In the flexible display device, an organic light emitting diode array 1200 is formed directly on a plurality of buffer layers 11 and a thin film transistor array 1100 is arranged thereon will be. In this case, the thin film transistor array 1100 has an inorganic insulating film having the same spacing GP as described above. In this case, the upper barrier laminate 1300 can fill the spacing gap GP . The barrier laminate 1300 has a structure in which one or more layers of an organic film and an inorganic film are laminated, and the organic film is formed to a sufficient thickness to fill the gap GP. Thus, the barrier laminate 1300 ) Is a spacing space (GP) that can prevent moisture.

한편, 상술한 바와 동일하게, 상기 박막 트랜지스터 어레이(1100)는 이격 공간(GP)들 사이에서, 픽셀의 피치(P)보다 작은 피치(Pl)로 형성되나, 각 픽셀의 유기 발광 다이오드(OLED)의 발광 영역이 박막 트랜지스터 어레이(1100)의 줄어든 피치(Pl)에 받지 않아, 발광 효율을 떨어지지 않는다. 또한, 이러한 구조에 있어서는, 상기 유기 발광 다이오드는 하부 발광 방식으로, 상기 플렉서블 기재(10)가 표시면으로 이용될 수 있다. 또한, 상부측의 박막 트랜지스터 어레이(1100)의 배치에 관계없이 하측의 유기 발광 다이오드의 발광이 이루어져 고해상도에 유리하다.The thin film transistor array 1100 is formed with a pitch Pl that is smaller than the pitch P of pixels between the spacing GPs. However, in the organic light emitting diode OLED of each pixel, Emitting region of the thin film transistor array 1100 is not received by the reduced pitch Pl of the thin film transistor array 1100, and the luminous efficiency is not lowered. In this structure, the organic light emitting diode is a bottom emission type, and the flexible substrate 10 can be used as a display surface. In addition, regardless of the arrangement of the thin film transistor array 1100 on the upper side, the lower organic light emitting diode emits light, which is advantageous for high resolution.

도 8은 본 발명의 플렉서블 표시 장치의 변형예를 나타낸 단면도이다.8 is a cross-sectional view showing a modified example of the flexible display device of the present invention.

도 8은 폴딩 축이 Y축을 따른 형태를 나타낸 것으로, 폴딩 축의 방향을 따라 폴딩 영역에 복수개의 Y 축 방향의 이격 공간(GP)을 갖는 무기 절연막(150)을 포함한 본 발명의 플렉서블 표시 장치의 변형예를 나타낸 것이다.8 shows a mode in which the folding axis is along the Y axis and a variation of the flexible display device of the present invention including the inorganic insulating film 150 having a plurality of spacing spaces GP in the Y axis direction in the folding region along the direction of the folding axis For example.

동일 번호에 대해서는 동일 기능을 갖는 것으로, 그 설명을 생략한다.The same functions are provided for the same numbers, and a description thereof will be omitted.

상술한 변형예는 폴딩 축이 어느 한 방향으로만 제한되지 않고, 다른 방향으로도 설정됨을 나타내며, 스트레스 스트레인(strain) 완화가 폴딩 축 방향으로 이루어짐을 나타낸다.The above-described modification shows that the folding axis is not limited to only one direction, but also to another direction, and indicates that stress strain relaxation occurs in the folding axis direction.

한편, 폴딩 축이 복수개일 때는, 폴딩 축을 따른 방향으로 상기 무기 절연막의 이격 공간을 배치할 수도 있을 것이다.On the other hand, when the number of folding axes is plural, the spacing space of the inorganic insulating film may be arranged in the direction along the folding axis.

도 9는 비교예에 따른 발광 영역과 박막 트랜지스터 어레이의 픽셀 영역의 대응 관계를 나타낸 평면도이며, 도 10은 도 9의 Ⅱ~Ⅱ' 선상의 단면도이다.FIG. 9 is a plan view showing a correspondence relationship between a light emitting region according to a comparative example and a pixel region of the thin film transistor array, and FIG. 10 is a cross-sectional view taken along the line II-II 'of FIG.

도 9 및 도 10은 상술한 도 3 및 도 4의 본 발명의 플렉서블 표시 장치와 대비하기 위한 비교예로, 이 경우, 비교예의 발광 영역(OR)을 정의하기 위한 뱅크(62)는 본 발명과 동일하나, 비교예는, 박막 트랜지스터의 배치가 픽셀별로 동일하게 되고, 무기 절연막(51, 52, 53, 54)이 액티브 영역(AA)에서, 끊김없이 연속적으로 형성되어, 스트레스가 전달시 경로가 끊기지 않고 전체적으로 연결되어, 라인성 점등 불량이 발생할 수 있는 문제점이 있다. 본 발명의 플렉서블 표시 장치는 이러한 라인성 점등 불량을 해결할 수 있다.9 and 10 are comparative examples for comparison with the above-described flexible display device of the present invention shown in Figs. 3 and 4. In this case, the bank 62 for defining the light emitting region OR of the comparative example is a In the comparative example, the arrangement of the thin film transistors is the same for each pixel, and the inorganic insulating films 51, 52, 53, and 54 are continuously formed in the active area AA without interruption, There is a problem in that a line-like lighting failure may occur. The flexible display device of the present invention can solve such a line-like lighting failure.

또한, 매 픽셀마다 무기 절연막의 홀이나 라인성 제거 영역을 형성하는 것도 스트레스 분산을 위한 측면을 위한 점에서 유리하나, 픽셀의 사이즈가 점차 작아지고 집적도가 높은 고해상도로 가며, 현재 해상도에 있어서는, 스트레스 분산이 가능한 정도로 매 픽셀마다 무기 절연막 제거 영역 구비가 어려울 수 있다. 본 발명의 플렉서블 표시 장치는, 복수개의 픽셀 라인마다 라인성 이격 공간을 구비하여, 고해상도 모델에서, 스트레스 분산 가능한 정도로 충분히 무기 절연막을 패터닝할 수 있으며, 무기 절연막의 패터닝에 영향을 받지 않도록 유기 발광 다이오드의 발광 영역을 배치시켜, 발광 영역의 손실없이 폴딩 영역이나 폴딩 영역이 아닌 영역에 있어서 모두, 고른 표시가 가능하다. In addition, it is advantageous in terms of stress dispersion to form a hole or a line-like elimination region of the inorganic insulating film for each pixel, but the pixel size gradually decreases and the integration degree becomes high. In the present resolution, It may be difficult to provide the inorganic insulating film removing region for each pixel as much as possible for dispersion. The flexible display device of the present invention is provided with a line-like spacing space for each of a plurality of pixel lines. In the high-resolution model, the inorganic insulating film can be sufficiently patterned to such an extent that stress can be dispersed. In order to avoid being affected by the patterning of the inorganic insulating film, The light emitting region of the light emitting region can be arranged to enable uniform display in both the folding region and the folding region without loss of the light emitting region.

한편, 이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.While the present invention has been described in connection with what is presently considered to be the most practical and preferred embodiment, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, is intended to cover various modifications and equivalent arrangements included within the spirit and scope of the appended claims. Will be apparent to those of ordinary skill in the art.

10: 플렉서블 기재 11: 복수 버퍼층
111: 제 1 배선 112: 제 2 배선
121: 게이트 전극 122: 소오스 전극
123: 드레인 전극 126: 액티브층
150: 무기 절연막 GP: 이격 영역
151: 제 1 층간 절연막 152: 제 2 층간 절연막
153: 제 3 층간 절연막 154: 제 4 층간 절연막
161: 제 1 전극 162: 뱅크
163: 유기 발광층 164: 제 2 전극
OLED: 유기 발광 다이오드 1100: 박막 트랜지스터 어레이
1200: 유기 발광 다이오드 어레이 1300: 배리어 적층체
10: Flexible substrate 11: Multiple buffer layer
111: first wiring 112: second wiring
121: gate electrode 122: source electrode
123: drain electrode 126: active layer
150: Inorganic insulating film GP:
151: first interlayer insulating film 152: second interlayer insulating film
153: third interlayer insulating film 154: fourth interlayer insulating film
161: first electrode 162: bank
163: organic light emitting layer 164: second electrode
OLED: organic light emitting diode 1100: thin film transistor array
1200: organic light emitting diode array 1300: barrier laminate

Claims (16)

동일한 크기의 복수개의 픽셀을 매트릭스 상으로 포함한 액티브 영역과 그 주변의 비표시 영역을 가지며, 적어도 하나의 일축성의 폴딩 영역이 정의된 플렉서블 기재;
상기 플렉서블 기재 상의 상기 액티브 영역에, 각 픽셀의 동일 위치에 발광 영역을 갖는 뱅크;
상기 플렉서블 기재 상의 상기 액티브 영역에, 서로 다른 층에 위치하며, 각각 상기 폴딩 영역의 축과 이에 교차하는 방향을 따라 배치된 복수개의 제 1 배선 및 제 2 배선; 및
상기 폴딩 영역의 상기 제 1 배선 및 제 2 배선 사이의 층간과 상기 제 1 배선의 하측과 상기 제 2 배선의 상측에, n(n은 자연수)개의 제 1 배선마다 상기 폴딩 영역의 축을 따라 이격 공간을 갖는 무기 절연막을 포함한 플렉서블 표시 장치.
A flexible substrate having an active area including a plurality of pixels of the same size on a matrix and a non-display area therearound, the at least one uniaxial folding area being defined;
A bank having a light emitting region at the same position of each pixel in the active region on the flexible substrate;
A plurality of first wirings and second wirings located on different layers in the active region on the flexible substrate and arranged along a direction intersecting the axis of the folding region; And
(N is a natural number) first wirings in the interlayer between the first wiring and the second wiring of the folding region, the lower side of the first wiring and the upper side of the second wiring, And an inorganic insulating film.
제 1항에 있어서,
상기 폴딩 영역에서 상기 제 2 배선 방향으로 상기 픽셀의 피치와 상기 제 1 배선의 피치가 상이한 플렉서블 표시 장치.
The method according to claim 1,
Wherein a pitch of the pixels in the folding area in the second wiring direction is different from a pitch of the first wiring.
제 2항에 있어서,
상기 n개의 제 1 배선의 피치는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00005

)(P는 제 2 배선 방향에서의 픽셀 피치, gp는 이격 공간의 폭)인 플렉서블 표시 장치.
3. The method of claim 2,
The pitch of the n first wirings is a value obtained by dividing the value obtained by subtracting the width of the spacing space from the length of the n pixels in the second wiring direction by n

Figure pat00005

) Where P is the pixel pitch in the second wiring direction, and gp is the width of the spacing space.
제 2항에 있어서,
상기 발광 영역 내에 구비된 유기 발광층과, 상기 유기 발광층의 하부 및 상부에 위치한 제 1 전극 및 제 2 전극으로 이루어진 유기 발광 다이오드를 더 포함한 플렉서블 표시 장치.
3. The method of claim 2,
An organic light emitting layer provided in the light emitting region, and an organic light emitting diode including a first electrode and a second electrode located at a lower portion and an upper portion of the organic light emitting layer.
제 4 항에 있어서,
상기 뱅크 및 유기 발광 다이오드는 상기 제 2 배선 상부에 위치한 플렉서블 표시 장치.
5. The method of claim 4,
Wherein the bank and the organic light emitting diode are located above the second wiring.
제 4항에 있어서,
상기 뱅크 및 유기 발광 다이오드는 상기 제 1 배선 하측에 위치한 플렉서블 표시 장치.
5. The method of claim 4,
Wherein the bank and the organic light emitting diode are located below the first wiring.
제 5항에 있어서,
상기 무기 절연막은,
플렉서블 기재와 상기 제 1 배선의 층간에 제 1 층간 절연막과, 상기 제 1 배선과 제 2 배선 사이의 층간에 제 2 층간 절연막과, 상기 제 2 배선과, 상기 제 2 배선과 상기 유기 발광 다이오드의 층간에 구비된 제 3 층간 절연막을 포함하며,
상기 제 1 내지 제 3 층간 절연막은 동일 위치에 이격 공간을 갖는 플렉서블 표시 장치.
6. The method of claim 5,
The inorganic insulating film
A first interlayer insulating film between the flexible substrate and the first wiring, a second interlayer insulating film between the first wiring and the second wiring, the second wiring, the second wiring, and the organic light emitting diode And a third interlayer insulating film provided between the layers,
Wherein the first to third interlayer insulating films have spacing spaces at the same positions.
제 7항에 있어서,
상기 플렉서블 기재의 전면에, 상기 플렉서블 기재와 상기 제 1 층간 절연막 사이에 복수층의 버퍼층을 더 포함한 플렉서블 표시 장치.
8. The method of claim 7,
Further comprising a plurality of buffer layers between the flexible substrate and the first interlayer insulating film on the front surface of the flexible substrate.
제 4 항에 있어서,
상기 픽셀 각각에, 상기 제 1 배선과 동일층의 게이트 전극과, 상기 제 2 배선과 동일층의 소오스 전극 및 드레인 전극과, 상기 소오스 전극 및 드레인 전극의 양측에서 각각 접속된 액티브층을 포함한 박막 트랜지스터를 더 포함한 플렉서블 표시 장치.
5. The method of claim 4,
A thin film transistor including a gate electrode in the same layer as the first wiring, a source electrode and a drain electrode in the same layer as the second wiring, and an active layer connected to both the source electrode and the drain electrode, The flexible display device further comprising:
제 9항에 있어서,
상기 박막 트랜지스터의 상기 제 2 배선 방향에서의 피치는, 상기 n개의 픽셀의 상기 제 2 배선 방향에서의 길이에서, 상기 이격 공간의 폭을 뺀 값을 n으로 나눈 값 (

Figure pat00006

)(P는 제 2 배선 방향에서의 픽셀 피치, gp는 이격 공간의 폭)인 플렉서블 표시 장치.
10. The method of claim 9,
The pitch of the thin film transistor in the second wiring direction is a value obtained by dividing the value obtained by subtracting the width of the spacing space from the length of the n pixels in the second wiring direction by n

Figure pat00006

) Where P is the pixel pitch in the second wiring direction, and gp is the width of the spacing space.
제 5항에 있어서,
상기 유기 발광 다이오드의 상부와 상기 비표시 영역 상부를 덮는 유기막과 무기막이 한 쌍 이상 교번된 배리어 적층체를 더 포함한 플렉서블 표시 장치.
6. The method of claim 5,
Further comprising a barrier laminate in which at least one pair of an organic film and an inorganic film covering an upper portion of the organic light emitting diode and an upper portion of the non-display region are overlapped.
제 9항에 있어서,
상기 제 1 배선의 일측 또는 양변의 상기 비표시 영역에 스캔 드라이버와, 상기 제 2 배선의 일측의 상기 비표시 영역에 드라이버 IC 를 더 포함한 플렉서블 표시 장치.
10. The method of claim 9,
And a driver IC in the non-display area on one side or both sides of the first wiring, and a driver IC in the non-display area on one side of the second wiring.
제 12항에 있어서,
상기 스캔 드라이버는 상기 제 1 배선에 각각 라인 상으로 대응된 복수개의 스캔 회로 블록과, 상기 드라이브 IC와 연결된 전압 신호 및 클럭 신호 배선을 포함한 플렉서블 표시 장치.
13. The method of claim 12,
Wherein the scan driver includes a plurality of scan circuit blocks each corresponding to a line on the first line, and a voltage signal and a clock signal line connected to the drive IC.
제 13항에 있어서,
상기 이격 공간은 상기 스캔 드라이버를 지나도록 연장된 플렉서블 표시 장치.
14. The method of claim 13,
Wherein the spacing space extends beyond the scan driver.
제 13항에 있어서,
상기 비표시 영역의 상기 전압 신호 및 클럭 신호 배선의 외곽을 상기 무기 절연막이 덮는 플렉서블 표시 장치.
14. The method of claim 13,
And the inorganic insulating film covers the outside of the voltage signal and the clock signal wiring in the non-display area.
동일한 크기의 복수개의 픽셀을 매트릭스 상으로 포함한 액티브 영역과 그 주변의 비표시 영역을 가지며, 적어도 하나의 일축성의 폴딩 영역이 정의된 플렉서블 기재;
상기 플렉서블 기재 상의 액티브 영역에, 상기 폴딩 영역의 축과 교차하는 방향의 픽셀들에 대해, 복수개의 픽셀마다 이격 공간을 갖는 무기 절연막을 갖는 구비된 박막 트랜지스터 어레이; 및
상기 박막 트랜지스터 어레이 상에, 각 픽셀의 동일 위치에 발광 영역을 갖는 뱅크 및 상기 발광 영역에 유기 발광층을 갖는 유기 발광 다이오드 어레이를 포함한 플렉서블 표시 장치.
A flexible substrate having an active area including a plurality of pixels of the same size on a matrix and a non-display area therearound, the at least one uniaxial folding area being defined;
A thin film transistor array having an active region on the flexible substrate and an inorganic insulating film having spacing spaces for a plurality of pixels with respect to pixels in a direction crossing the axis of the folding region; And
And a bank having a light emitting region at the same position of each pixel on the thin film transistor array, and an organic light emitting diode array having an organic light emitting layer in the light emitting region.
KR1020150138809A 2015-10-01 2015-10-01 Flexible Display Device Active KR102445774B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020150138809A KR102445774B1 (en) 2015-10-01 2015-10-01 Flexible Display Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020150138809A KR102445774B1 (en) 2015-10-01 2015-10-01 Flexible Display Device

Publications (2)

Publication Number Publication Date
KR20170039537A true KR20170039537A (en) 2017-04-11
KR102445774B1 KR102445774B1 (en) 2022-09-21

Family

ID=58580738

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020150138809A Active KR102445774B1 (en) 2015-10-01 2015-10-01 Flexible Display Device

Country Status (1)

Country Link
KR (1) KR102445774B1 (en)

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108962980A (en) * 2018-06-29 2018-12-07 云谷(固安)科技有限公司 A kind of flexible panel and the device with display panel
US10868096B2 (en) 2018-02-28 2020-12-15 Samsung Display Co., Ltd. Display device
CN112242427A (en) * 2019-07-17 2021-01-19 三星显示有限公司 Display device
US11177335B2 (en) 2017-11-15 2021-11-16 Samsung Display Co., Ltd. Display device
US11881133B2 (en) 2019-07-15 2024-01-23 Samsung Display Co., Ltd. Display device

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003066869A (en) * 2001-08-30 2003-03-05 Sharp Corp Display device
KR20140018623A (en) * 2012-08-02 2014-02-13 삼성디스플레이 주식회사 Organic light emitting diode display
KR20140024191A (en) * 2012-08-20 2014-02-28 삼성디스플레이 주식회사 Dual display device and method for manufacturing thereof
KR20140143637A (en) * 2013-06-07 2014-12-17 삼성디스플레이 주식회사 Flexible display device and method of fabricating the same

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003066869A (en) * 2001-08-30 2003-03-05 Sharp Corp Display device
KR20140018623A (en) * 2012-08-02 2014-02-13 삼성디스플레이 주식회사 Organic light emitting diode display
KR20140024191A (en) * 2012-08-20 2014-02-28 삼성디스플레이 주식회사 Dual display device and method for manufacturing thereof
KR20140143637A (en) * 2013-06-07 2014-12-17 삼성디스플레이 주식회사 Flexible display device and method of fabricating the same

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11177335B2 (en) 2017-11-15 2021-11-16 Samsung Display Co., Ltd. Display device
US12238988B2 (en) 2017-11-15 2025-02-25 Samsung Display Co., Ltd. Display device
US10868096B2 (en) 2018-02-28 2020-12-15 Samsung Display Co., Ltd. Display device
CN108962980A (en) * 2018-06-29 2018-12-07 云谷(固安)科技有限公司 A kind of flexible panel and the device with display panel
US11881133B2 (en) 2019-07-15 2024-01-23 Samsung Display Co., Ltd. Display device
CN112242427A (en) * 2019-07-17 2021-01-19 三星显示有限公司 Display device
US11367770B2 (en) 2019-07-17 2022-06-21 Samsung Display Co., Ltd. Display device

Also Published As

Publication number Publication date
KR102445774B1 (en) 2022-09-21

Similar Documents

Publication Publication Date Title
KR102387786B1 (en) 2022-04-15 Backplane Substrate and Flexible Display Using the Same
US9698162B2 (en) 2017-07-04 Backplane substrate and flexible display using the same
US10586839B2 (en) 2020-03-10 Flexible display device
US10573694B2 (en) 2020-02-25 Backplane substrate and flexible display using the same
US10374023B2 (en) 2019-08-06 Flexible display device
CN105448252B (en) 2020-01-14 Curved display device
KR102598831B1 (en) 2023-11-03 Stretchable display device
KR102693242B1 (en) 2024-08-09 Array substrate and organic light emitting display device including the same
US9286820B2 (en) 2016-03-15 Thin film transistor array panel and display device including the same
KR102445774B1 (en) 2022-09-21 Flexible Display Device
KR102768125B1 (en) 2025-02-13 Stretchable display device comprising the same
KR20160149355A (en) 2016-12-28 Display device
KR20190103553A (en) 2019-09-05 Display panel
KR20160084936A (en) 2016-07-15 Organic light emitting diode display
KR20210079850A (en) 2021-06-30 Stretchable display device
JP7442598B2 (en) 2024-03-04 display device
KR102576461B1 (en) 2023-09-08 Organic light emitting display panel, display device comprising the same and method for manufacturing the display device
KR20140143046A (en) 2014-12-15 Thin film transistor array substrate and manufacturing method of the same
KR102704814B1 (en) 2024-09-06 Organic light emitting display device
KR102008324B1 (en) 2019-08-07 Flexible Display Device
KR102466918B1 (en) 2022-11-15 Chip on film package and display device including the chip on film package
JP7246534B2 (en) 2023-03-27 array substrate
KR20210034335A (en) 2021-03-30 Flexible display
WO2019102670A1 (en) 2019-05-31 Display device
KR20170004662A (en) 2017-01-11 Backplane substrate and flexible display using the same

Legal Events

Date Code Title Description
2015-10-01 PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20151001

2017-04-11 PG1501 Laying open of application
2020-09-14 A201 Request for examination
2020-09-14 PA0201 Request for examination

Patent event code: PA02012R01D

Patent event date: 20200914

Comment text: Request for Examination of Application

Patent event code: PA02011R01I

Patent event date: 20151001

Comment text: Patent Application

2021-12-30 E902 Notification of reason for refusal
2021-12-30 PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20211230

Patent event code: PE09021S01D

2022-08-19 E701 Decision to grant or registration of patent right
2022-08-19 PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20220819

2022-09-16 PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20220916

Patent event code: PR07011E01D

2022-09-16 PR1002 Payment of registration fee

Payment date: 20220919

End annual number: 3

Start annual number: 1

2022-09-21 PG1601 Publication of registration