patents.google.com

SU932261A1 - Device for determination of article theoretic weight - Google Patents

  • ️Sun May 30 1982

SU932261A1 - Device for determination of article theoretic weight - Google Patents

Device for determination of article theoretic weight Download PDF

Info

Publication number
SU932261A1
SU932261A1 SU803004924A SU3004924A SU932261A1 SU 932261 A1 SU932261 A1 SU 932261A1 SU 803004924 A SU803004924 A SU 803004924A SU 3004924 A SU3004924 A SU 3004924A SU 932261 A1 SU932261 A1 SU 932261A1 Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
elements
inputs
flip
Prior art date
1980-11-11
Application number
SU803004924A
Other languages
Russian (ru)
Inventor
Юрий Витальевич Ларионов
Original Assignee
за витель ЛГ;,р. .-...--. .. vr - f, 15 -T-in/ i;, ,15 гг., .-.V...;.... I
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
1980-11-11
Filing date
1980-11-11
Publication date
1982-05-30
1980-11-11 Application filed by за витель ЛГ;,р. .-...--. .. vr - f, 15 -T-in/ i;, ,15 гг., .-.V...;.... I filed Critical за витель ЛГ;,р. .-...--. .. vr - f, 15 -T-in/ i;, ,15 гг., .-.V...;.... I
1980-11-11 Priority to SU803004924A priority Critical patent/SU932261A1/en
1982-05-30 Application granted granted Critical
1982-05-30 Publication of SU932261A1 publication Critical patent/SU932261A1/en

Links

Landscapes

  • Testing Or Calibration Of Command Recording Devices (AREA)

Description

( УСТРОЙСТВО дл  ОПРЕДЕЛЕНИЯ ТЕОРЕТИЧЕСКОГО ВЕСА ИЗДЕЛИЙ(DEVICE FOR DETERMINING THE THEORETICAL WEIGHT OF PRODUCTS

Изобретение относитс  к весоизмерительной технике, в частности к устройствам дл  определени  веса изделий путем его вычислени  по заДТнному весу единицы издели , например , весу одного погонного метра и т. гг.The invention relates to a weighing technique, in particular, devices for determining the weight of products by calculating it from a given weight of a unit of product, for example, the weight of one running meter, and so on.

Известное устройство дл  определени  теоретического веса листового проката, содержащее двоично-дес тичный комбинационный параллельный сумматор, коммутатор, задатчик теоретического веса единицы прсжата, внешнее вычислительное устройство, регистр результата, датчик единицы проката, блок регистрации .Ij The known device for determining the theoretical weight of sheet metal containing a binary-decimal combination parallel adder, a switch, a theoretical unit weight generator of a compressed unit, an external computing device, a result register, a rental unit sensor, a registration unit .Ij

Недостаток устройства заключаетс  в том, что с его помощью можно определить теоретический вес только в одном весоприемнике, дл  определени  теоретического веса в нескольких весоприемниках необходимо иметь соотве ГС гвукхцее количество таких устройс го.The disadvantage of the device lies in the fact that it can be used to determine the theoretical weight in only one weighing receiver. To determine the theoretical weight in several weighing receivers, you must have an appropriate HU number of such devices.

Наиболее близким по технической сущности к предлагаемому  вл етс  устройство дл  определени  теоретического веса изделий, содержащее генератор импульсов, сумматор, схему НЕ, шину 1 логическа , шину установки в исходное состо ние и в количестве равном числу приемников изделий идентичные измерительные каналы , каждый из которых выполнен в виде датчика наличи  издели , подключенного к элементу пам ти, двух элементов И, выход первого из которых св зан с коммутатором через регистр, а выход второго - непосредственно 7.The closest in technical essence to the present invention is a device for determining the theoretical weight of products, comprising a pulse generator, an adder, a NOT circuit, a bus 1 logical, a reset bus of an initial state and in an amount equal to the number of product receivers identical measuring channels, each of which is made in the form of a sensor for the presence of a product connected to a memory element of two AND elements, the output of the first of which is connected to the switch through the register, and the output of the second is directly 7.

Недостаток известного устройствамала  надежность при определении теоретического веса и независимых j друг от друга весоприемниках, обусловленна  тем, что во врем , когда определ етс  теоретический вес в одном весоприемнике, может поступить сигнал с другого весоприэмника, мто вызовет открывание коммутатора этого весоприемника и на один вход сумматора поступ т коды информации сразу с двух регистров, что ппиведет к неверному определению теоретического веса в этих весоприемниках. Кроме того, устройство не обладает итеративностью (возможностью измерени  количества объектов контро л  без изменени  первоначальной схемы , Так дл  увеличени  количества весоприемников, в которых необходимо определить теоретический вес, необходимо изменение первоначальной схемы, введение второго элемента ИЛИ, блока регистрации, расширител  входов Сумматора. Цель, изобретени  - увеличение надежности устройства и расширени  функциональных возможностей. Поставленна  цель достигаетс  тем что в устройство введен элемент задержки , а измерительные каналы выпол нены 8 виде итеративных блоков, в каждый, из которых введены третий и чегвертый элементы И, схема отрицани , 0-триггер, узел регистрации, дополнительный коммутатор, задатчик веса единицы изделий и две группы элементов ИЛИ, причем в каждом оперативном блоке первый вход первого элемента И подключен к генератору импульсов через элемент задержки, а первый вход второго элемента И непосредственно , их вторые входы св заны с выходом D-триггера, тактовый вход которого через схему НЕ под ключен к генератору импульсов, а установочный вход - к выходу третьего элемента И, второй вход которого соединен с вь ходом элемента пам ти, вход сброса которого и вход сброса D-триггера подключены к выходу первого элемента И, четвертые элементы И через схему отрицани  св заны с выходом третьего элемента И, а выход задатчика веса единицы издели  через дополнительный коммутатор, св занный с выхцдом второго элемента И, соединен с первым входом второй группы -элементов ИЛИ, вход записи регистра св зан с выходом сумматора, вход сброса - с шиной установки в исходно состо ние, а выход коммутатора подкл чен к первому входу первой группы эл мента ИЛИ, при этом первые и вторые группы элементов ИЛИ всех итеративных блоков последовательно соединены через свои вторые входы и подключены соответственно на первый и второй входы сумматора, первый вход третье го элемента И первого итеративного блока Подключен к шине 1 логическа , а в остальных итеративных блоках первые входы третьих элементов И подключены к.выходу четвертого элемента И предыдущего итеративного блока. На фиг.1 изображена структурна  электрическа  схема устройства; на фиг.2 - диаграмма его работы. Устройство состоит из итеративных блоков 1, число которых равно числу контролируемых весоприемников (не показано). Каждый из блоков 1 содержит датчик 2 .наличи  издели , элемент 3 пам ти , элемент И 4, D-триггер 5, элемент И 6, элемент И 7, регистр 8, блок 9 регистрации, коммутатор 10, коммутатор t1, группу 12 двухвходовых элементов ИЛИ, и -руппу 13 двухвходовых элементов, задатчик V веса , элемент НЕ 15 и элемент И 16, Устройство содержит также генератор 17 импульсов, элемент 18 задержки , элемент НЕ 19, параллельный комбинационный сумматор 20, шину 21 начальной установки и шину 22, имеющую потенциал логической единицы. Число элементов ИЛИ в группах 12 и 13 равно количеству разрезов сумматора 20. . Устройство работает следующим образом. Генератор 17 импульсов вырабатывает непрерывную последовательность импульсов (фиг.2а), котора  поступает на первые входы всех элементов И 7 и на элемент 18 задержки,на выходе которого эта последовательность сдвинута на врем  его задержки Гфиг.2 б) и поступает на первые входы всех элементов И о и на элемент НЕ 19, где она инветируетс  (фиг.2Ь и поступает на тактовые входы всех D-триггеров. Пусть единица издели  по вилась, например, в К-ом весоприемнике, при этом срабатываетс  соответствующий датчик единицы издели  2 и на его выходе по вл етс  потенциал, по переднему фронту которого устанавливаетс  единица на выходе элемента пам ти 3 {фиг. 22.), котора  поступает через элемент И на установленный вход D-триггера 5, на первом входеThe lack of a known device is reliability when determining the theoretical weight and independent j from each other weighing receivers, due to the fact that during the time when the theoretical weight in one weighing receiver is determined, a signal from another weighing receiver can be received, this will cause the switch of this weighing receiver to open and to one adder Information codes are received immediately from two registers, which will lead to an incorrect determination of the theoretical weight in these receivers. In addition, the device does not have iterativeness (the ability to measure the number of control objects without changing the original scheme. So, to increase the number of weighing receivers, in which it is necessary to determine the theoretical weight, it is necessary to change the original scheme, introduce the second OR element, the registration unit, the extender of the Adder's inputs. the invention is to increase the reliability of the device and enhance the functionality. The goal is achieved by introducing a delay element into the device, and Measurement channels are executed in 8 types of iterative blocks, each of which includes the third and fourth elements AND, the negative circuit, 0 trigger, the registration node, the additional switch, the unit weight unit of products and two groups of OR elements, and in each operational unit the first the input of the first element I is connected to the pulse generator through the delay element, and the first input of the second element I directly, their second inputs are connected to the output of the D-flip-flop, the clock input of which is NOT connected to the pulse generator through the circuit The row input is connected to the output of the third element And, the second input of which is connected to the input of the memory element, the reset input of which and the reset input of the D flip-flop are connected to the output of the first element And, the fourth elements And through the negation circuit are connected to the output of the third element And, and the output unit of the unit weight of the product through an additional switch connected to the output of the second element AND is connected to the first input of the second group of OR elements, the register entry input is connected to the output of the adder, the reset input is connected to the installation bus to its initial state, and you the switch stroke is connected to the first input of the first group of the OR, the first and second groups of the OR elements of all iterative blocks are connected in series through their second inputs and connected to the first and second inputs of the adder, the first input of the third element AND of the first iterative block bus 1 is logical, and in the remaining iterative blocks, the first inputs of the third AND elements are connected to the output of the fourth AND element of the previous iterative block. Figure 1 shows a structural electrical circuit of the device; figure 2 - diagram of his work. The device consists of iterative blocks 1, the number of which is equal to the number of controlled receivers (not shown). Each of blocks 1 contains a sensor 2. Product appearance, memory element 3, AND 4 element, D-flip-flop 5, AND 6 element, And 7 element, register 8, registration block 9, switch 10, switch t1, group 12 of two-input elements OR, and a group of 13 two-input elements, a weight setting unit V, a NOT 15 element and an AND 16 element. The device also includes a pulse generator 17, a delay element 18, a HE element 19, a parallel combiner 20, an initial setting bus 21 and a bus 22 having potential logical unit. The number of OR elements in groups 12 and 13 is equal to the number of sections of the adder 20.. The device works as follows. The pulse generator 17 generates a continuous sequence of pulses (Fig. 2a), which is fed to the first inputs of all elements 7 and to the delay element 18, at the output of which this sequence is shifted by the time it delays Gfg.2 b) and goes to the first inputs of all elements And about and to the element NOT 19, where it is injected (Fig. 2b and goes to the clock inputs of all D-flip-flops. Let the unit of the product appear, for example, in the K-th receiver, and the corresponding sensor of the unit 2 and its the exit is sweaty The ncial, on the leading edge of which is set the unit at the output of the memory element 3 (Fig. 22.), which enters through the AND element at the set input of the D flip-flop 5, at the first input

элемента И 4 в этот момент присутствует единица с выхода элемента И 16 последующего блока 1. При поступлении переднего фронта импульса на тактовый вход D-триггера 5 на его выходе установитс  единичный потенциал фиг,20|, который поступает на вторые входы элементов И 6 и И 7 на первых входах которых в этот момент Нулевой потенциал (пауза 1ежду импульсами) , так как установ|ка 0-триггера 5 в единичное состо  ие происходит по заднему фронту мпульса на выходе элемента 18 заЬаржки (фиг.2Й}. После установки Ь-триггера 5 первым приходит импульс на первый вход сэлемента И 7 с выхода генератора 17 импульсов, по приходу которого на его выходе по вл етс  столб коммутации фиг.2в, который поступает на коммутаторы 10 и 11. При этом информаци  о весе единицы издели  в К-ом весоприемнике с задатчика 14 через открытый коммутатор 11 поступает на первые входы группы 13 Элементов ИШ, на вторых входах которых информации нет С выхода группы 13 элементов ИЛИ информаци  поступает на входы группы 13 элементов ИЛИ предыдущего итеративного блока 1, на других входах которой информации нет, так как в этом итеративном Ьлоке не вырабатывалс  столб коммутации, и так до первого входа сумматора 20, Аналогично , информаци  веса К-го весоприемника , наход щегос  в регистре 8 до поступлени  последнего издели , с выхода регистра 8, через открытый коммутатор 10 попадает на вход группа 12 элементов ИЛИ и далее на его рой вход сумматора 20. На выходе сумматора 20, а следовательно и на третьих входах регистров 8 всех бпоков 1 посто нно присутствует результат суммировани  входной информации на входах сумматора 20.element 4 at this moment there is a unit from the output of element 16 of the subsequent block 1. When the leading edge of the pulse arrives at the clock input of D-flip-flop 5, the unit potential of FIG. 20 | will be set at the output, which is fed to the second inputs of elements 6 and II. 7 on the first inputs of which at this moment Zero potential (pause 1 between pulses), since setting the 0-flip-flop 5 to one state occurs on the trailing edge of the pulse at the output of the flashing element 18 (fig.2Y}. After installing the b-flip-flop 5 first impulse comes on first in d of element I 7 from the output of pulse generator 17, the arrival of which at its output is the switching column of figv, which goes to switches 10 and 11. In this case, information about the weight of a unit of product in the K-th receptacle from unit 14 through an open the switch 11 goes to the first inputs of a group of 13 IP elements, the second inputs of which have no information. From the output of a group of 13 elements OR information goes to the inputs of a group of 13 elements OR of the previous iterative block 1, the other inputs of which have no information, since in this iterative block the switching pole was not generated, and so on until the first input of the adder 20, Likewise, the weight information of the K-th wearer located in register 8 before the last product arrived, from the output of register 8, through the open switch 10 enters the input of a group of 12 elements OR and further at its swarm is the input of the adder 20. At the output of the adder 20, and therefore at the third inputs of registers 8 of all sides 1, there is a constant result of the summation of the input information at the inputs of the adder 20.

Спуст  некоторое врем , необходимое дл  осуществлени  процесса сум мироваии , на выходе элемента И 6 по вл етс  импульс записи фиг.), по переднему фронту которого происходит запись результата суммировани  соответсвующий регистр 3. Импульс строба записи поступает и на входы начальной установки элемента пам ти 3 и О-триггера 5,устанавлива  их в исходное состо ние, на вторых входах элементов И 6 и И 7 единица исчезает, а, следовательно, заканчиваютс  и импульсы строба коммутации и записи, на этом процесс определени  теоретического веса в К-ом весоприемнике заканчиваетс .After some time required to carry out the sum world process, an output pulse of Fig. 6 appears at the output of the element And 6, on the leading edge of which the corresponding register 3 is summed up. The pulse of the recording strobe also goes to the inputs of the initial installation of the memory element 3 and O-flip-flop 5, set them to the initial state, at the second inputs of the elements 6 and 7 the unit disappears and, consequently, the strobe of the switching and recording strobe ends, this is the process of determining the theoretical weight in the Kth esopriemnike ends.

Аналогично происходит процесс опре делени  теоретического веса в других веооприемниках с использованием в соответствующих итеративных блоков.Similarly, the process of determining the theoretical weight in other receivers using the corresponding iterative blocks takes place.

Предположим, что во врем , когда определ етс  теоретический вес i-rcr весоприемника одновременно поступили издели  во 2-ой и 6-ой весрприемнйКи. При этом одновременные установ тс  в единичное состо ние элементы пам ти 3 блоков I, соот ютствуюцих этим аёсоприемникам , заканчиваетс  определение теоретического веса в -ом весоприемнике затем по заднему фронту им-, пульсов, который участвовал в определении теоретического веса, с эпемеита задержки 18 происходит установка в единичное состо ние О-триггера 5, блока 1 второго весоприемника. 0-трнггер 5 и 6-го весопр14емника при этом в едйнич1 е состо ние не устанавливаетс , так как при установке в единичное состо ние элемента пам ти 5 блока f втЬрого весоприемника на выходе элемента ИМ этого блока единица , котора  через элемент НЕ li и элемент И 16 поступает нупем , в результате чего Ч«ули поступают и нд все элементы И 16 и И следующих итеративных блоков 1 и единица с выхода элемента 3 пам ти блока I шестого весоприемника на установочный вхо 0-триггера 5. В тече НИИ длительности первого после уста новки D-триггера 5 второго блока импульса генератора импульсов 17 и . элемента tS задержки произойдет определение теоретического веса во 2-ом весоприемнике и установке в исходное состо ние элемента пам ти 3 по вл етс  Ч1уль на выходе элемента И второго блока 1, а, следовательно- , единица на первом входе элемента И 6-го блока 1 единица с выхода элемента 3 пам ти поступает на вход О-триггера 5 и по заднему фронту этого же импульса, с выхода элемента 18 задержки, установитс Suppose that at the time when the theoretical weight of the i-rcr of the receiver is determined, the products simultaneously arrived at the 2nd and 6th receptacles. At the same time, the memory elements of 3 blocks I, which correspond to these receivers, are installed in one state, the theoretical weight determination in the nd weight receiver then ends on the falling front of the im-, pulse, which participated in the theoretical weight determination, from delay epemite 18 occurs installation of O-flip-flop 5, unit 1 of the second weigh receiver in the unit state. At the same time, the 0-thrunger of the 5th and 6th load collector is not set to the unified state, since when the memory element 5 is set to 1, the f block of the second weighing receiver at the output of the MI element of this block is one, which is NOT li and the element And 16 enters nupeme, as a result of which “all the elements of AND 16 and AND the following iterative blocks 1 and the unit from the output of the memory unit 3 of block I of the sixth weight receiver to the set input 0-flip-flop 5. go. setting D-flip-flop 5 of the second imp block pulse generator 17 and. the delay element tS will determine the theoretical weight in the 2nd receptacle and reset the memory element 3 to 0 appears at the output of the element AND of the second block 1, and therefore, the unit at the first input of the element AND the 6th block 1 the unit from the output of the memory element 3 is fed to the input of the O-flip-flop 5 and the trailing edge of the same pulse, from the output of the delay element 18, is set

Claims (1)

5 в единичное состо ние D-триггера 5 шестого.блока 1. После чего определ етс  теоретический вес в весоприемнике. УстановкгЭ е исходное состо ние устройства осуществл етс  подачей импульса на вход 21, по переднему фронту которого устанавливаетс  в исходное состо ние все регистры 8 всех блоков 1, а в течении длитель ности импульса на входе 21 происходит с помощью импульсов с выхода элемента 18 задержки, установка в исходное /нулевое состо ние элементов 3 пам ти и D-триггеров, наход щихс  по какой-либо причине в единичном состо нии. Эффект от использовани  предлага мого устройства определ етс  его те ническими преимуществами: повышенно надежностью и обеспечением возможно ти работы с любым числом весоприен ков. Формула изобретени  Устройство дл  определени  теоре тического веса изделий, содержащее генератор импульсов, сумматор, схем НЕ, шину 1 логическа , шину установки в исходное состо ние и в количестве .равном ЧИСЛУ поиемников изделий ипентичные измерительные каналы , каждый из которых выполнен виде датчика наличи  издели , подключенного к элементу пам ти, двух элементов И, выход первого из которых св зан с коммутатором через р гистр, а выход второго - непосредственно , отличающеес  тем, что, с целью повышени  его надежности и расширени  функциональ ных возможностей, в него введен элемент задержки, а измерительные каналы выполнены в виде итеративны блоков , в каждый из которых введе третий и четвертый элементы И, сх ма отрицани , П-триггер, узел реги рации, дополнительный коммутатор, задатчик веса единицы издели  и дв группы элементов ИЛИ, причем в каждом итеративном блоке первый вхсэд первого элемента И подключен к генератору импульсов через элемент задержки , а первый вход второго элемента И - непосредственно, их вторые входы св заны с выходом D-триггера, тактовый вход которого через схему НЕ подключен к генератору импульсов , а установочный вход - к выходу третьего элемента И, второй вход которого соединен с выходом элемента пам ти, вход сброса которого и вход сброса D-триггера подключены к выходу первого элемента И, четвертые элементы И через схему отрицани  св заны с выходом третьего элемента И, а выход задатчика веса единицы издели  через дополнительный коммутатор, св занный с выходом второго элемента И, соединен с первым входом второй группы элементов ИЛИ, вход записи регистра св зан с выходом сумматора, вход сброса - с шиной установки в исходное состо ние, а выход коммутатора подключен к первому входу первой группы элемента ИЛИ, при этом первые и вторые группы элементов ИЛИ всех итеративных блоков последовательно соединены через свои вторые входы и подключены соответственно на первый и второй входы сумматора, первый вход третьего элемента И первго итеративного блока подключен к шине 1 логическа , а в остальных итеративных блоках первые входы третьих элементов И подключены к выходу четвертого элемента И предыдущего итеративного блока. Источники информации, прин тые во внимание при экспертизе 1.Авторское свидетельство СССР № , кл. G 01 G 9/00, 13772 .Авторское свидетельство СССР по за вке 2738 7 /18-2, кл. G 06 F , 1979 (прототип).5 into a single state of the D-flip-flop 5 of the sixth block 1. Then the theoretical weight in the receiver is determined. The initial state of the device is set by applying a pulse to input 21, on the leading edge of which all registers 8 of all blocks 1 are reset, and during the duration of the pulse at input 21 they are set using pulses from the output of delay element 18, setting to the initial / zero state of the memory elements 3 and D-flip-flops, which are for one reason in a single state. The effect of using the proposed device is determined by its technical advantages: increased reliability and the ability to work with any number of weights. Apparatus of the Invention A device for determining a theoretical weight of products, comprising a pulse generator, an adder, NOT circuits, a bus 1 logical, a plant bus in the initial state and in a quantity equal to the NUMBER of product detectors, identical measuring channels, each of which is designed as a product presence sensor, connected to the memory element, the two elements And, the output of the first of which is connected to the switch through the registrar, and the output of the second - directly, characterized in that, in order to increase its reliability and expand features, a delay element is introduced into it, and the measurement channels are made in the form of iterative blocks, in each of which a third and fourth AND elements are entered, a negative flag, a P-trigger, a registration node, an additional switch, a unit weight indicator of an item and two groups of OR elements; in each iterative block, the first IQD of the first element I is connected to the pulse generator through a delay element, and the first input of the second element I is directly, their second inputs are connected to the D-flip-flop output, the clock input of which It is NOT connected to the pulse generator through the circuit, and the setup input is connected to the output of the third element I, the second input of which is connected to the output of the memory element, the reset input of which and the reset input of the D flip-flop are connected to the output of the first element And, the fourth elements I through the circuit the negatives are connected to the output of the third element And, and the output of the unit weight control unit of the product through an additional switch connected to the output of the second element And is connected to the first input of the second group of elements OR, the input of the register entry is connected to the output of the adder a, the reset input is reset to the setup bus, and the switch output is connected to the first input of the first group of the OR element, while the first and second groups of the OR elements of all iterative blocks are sequentially connected via their second inputs and connected respectively to the first and second inputs adder, the first input of the third element And the first iterative block is connected to bus 1 logical, and in the remaining iterative blocks the first inputs of the third element I are connected to the output of the fourth element And the previous iterative block ka. Sources of information taken into account in the examination 1. USSR author's certificate number, cl. G 01 G 9/00, 13772. USSR author's certificate according to application 2738 7 / 18-2, cl. G 06 F, 1979 (prototype). Фи.Phi.

SU803004924A 1980-11-11 1980-11-11 Device for determination of article theoretic weight SU932261A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU803004924A SU932261A1 (en) 1980-11-11 1980-11-11 Device for determination of article theoretic weight

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU803004924A SU932261A1 (en) 1980-11-11 1980-11-11 Device for determination of article theoretic weight

Publications (1)

Publication Number Publication Date
SU932261A1 true SU932261A1 (en) 1982-05-30

Family

ID=20926282

Family Applications (1)

Application Number Title Priority Date Filing Date
SU803004924A SU932261A1 (en) 1980-11-11 1980-11-11 Device for determination of article theoretic weight

Country Status (1)

Country Link
SU (1) SU932261A1 (en)

Similar Documents

Publication Publication Date Title
SU932261A1 (en) 1982-05-30 Device for determination of article theoretic weight
US3947673A (en) 1976-03-30 Apparatus for comparing two binary signals
SU1319028A1 (en) 1987-06-23 Digital pulse repetition frequency multiplier
RU1809444C (en) 1993-04-15 Device for exhaustion of combinations
SU790099A1 (en) 1980-12-23 Digital pulse repetition frequency multiplier
SU1187164A1 (en) 1985-10-23 Device for calculating difference of two squared numbers
SU790344A1 (en) 1980-12-23 Pulse repetition frequency multiplier
SU1487062A1 (en) 1989-06-15 Sophisticated system failure simulator
SU528695A1 (en) 1976-09-15 Pulse frequency multiplier
SU1124285A1 (en) 1984-11-15 Random arrival generator
SU1164889A1 (en) 1985-06-30 Frequency-to-number converter
SU1564647A1 (en) 1990-05-15 Device for adaptive processing of information
SU1555839A1 (en) 1990-04-07 Pulse repetition frequency multiplier
SU824987A1 (en) 1981-04-30 Device for measuring yield of blood
SU1354209A1 (en) 1987-11-23 Device for measuring mean square deviation of random process
SU944112A1 (en) 1982-07-15 Device for testing n counters
SU444177A1 (en) 1974-09-25 Device for recording random pulses
SU1001101A1 (en) 1983-02-28 Device for distributing tasks for processors
SU911525A1 (en) 1982-03-07 Frequency dividing device
SU930751A1 (en) 1982-05-23 Pulse train discriminating device
SU591865A2 (en) 1978-02-05 Apparatus for tolerance checking and classification
SU884147A1 (en) 1981-11-23 Counter testing device
SU842695A1 (en) 1981-06-30 Digital time interval meter
SU1499339A1 (en) 1989-08-07 Square rooting device
SU1012264A1 (en) 1983-04-15 Comparison circuit checking device